XC2VP70-7FFG1704C
XC2VP70-7FFG1704C屬性
- 現場可編程門陣列
- 現場可編程門陣列
- XILINX/賽靈思
XC2VP70-7FFG1704C描述
深圳市大唐盛世半導體有限公司
手 機:17727572380(程R) 。13008842056(張R)
電 話:0755-83226739
Q Q:626839837。3160836686
微信號:15096137729。13008842056
XC2VP70-7FFG1704C : 現場可編程門陣列 。原裝現貨。
一般說明
Virtex-II Pro 和 Virtex-II Pro X 系列包含平臺 FPGA,用于基于 IP 核和
定制模塊。家庭包含多千兆
Virtex-II Pro 中的收發器和 PowerPC CPU 模塊
系列 FPGA 架構。它賦予完整的解決方案
用于電信、無線、網絡、視頻和
DSP 應用。
領先的 0.13 μm CMOS 九層銅工藝和 Virtex-II Pro 架構針對高
各種密度的性能設計。結合了各種靈活的功能和 IP 核,
Virtex-II Pro 系列增強了可編程邏輯設計
功能,是掩模編程門陣列的強大替代品。
建筑學
陣列概覽
Virtex-II Pro 和 Virtex-II Pro X 器件是用戶可編程門陣列,具有各種可配置元素和
針對高密度和高性能系統設計優化的嵌入式模塊。 Virtex-II Pro 設備實現
以下功能:
• 嵌入式高速串行收發器支持數據
比特率高達每通道 3.125 Gb/s (RocketIO) 或
6.25 Gb/s (RocketIO X)。
• 嵌入式 IBM PowerPC 405 RISC 處理器模塊
提供高達 400 MHz 的性能。
• SelectIO-Ultra 塊提供了
封裝引腳和內部可配置邏輯。最多
支持流行和領先的 I/O 標準
通過可編程IOB。
• 可配置邏輯塊 (CLB) 提供功能
組合邏輯和同步邏輯的元素,
包括基本的存儲元素。 BUFT(三態
緩沖區)與每個 CLB 元素驅動器相關聯
專用的可分割水平布線資源。
• Block SelectRAM+ 內存模塊提供大容量
真正雙端口 RAM 的 18 Kb 存儲元件。
• 嵌入式乘法器模塊為 18 位 x 18 位
專用乘法器。
• 數字時鐘管理器 (DCM) 塊提供
自校準的全數字時鐘解決方案
分配延遲補償,時鐘倍頻
和除法,粗粒度和細粒度時鐘相位
轉移。
新一代可編程路由資源稱為
主動互連技術將所有這些元素互連起來。通用路由矩陣 (GRM) 是一組路由交換機。每個可編程元件都綁定到一個
開關矩陣,允許多個連接到通用
路由矩陣。整體可編程互連是
分層并支持高速設計。
所有可編程元件,包括路由
資源,由存儲在靜態內存中的值控制
細胞。這些值在內存單元中加載
配置并可以重新加載以更改功能
可編程元件。