hmc7044路輸出抖動衰減器
hmc7044路輸出抖動衰減器屬性
- 0
hmc7044路輸出抖動衰減器描述
超低rms抖動: 典型值:44 fs(12 kHz至20 MHz,2457.6 MHz)
噪底: −156 dBc/Hz (2457.6 MHz)
低相位噪聲: −141.7 dBc/Hz(800 kHz時,983.04 MHz輸出)
PLL2最多提供14路LVDS、LVPECL或CML型器件時鐘(DCLK)
CLKOUTx/CLKOUTx和SCLKOUTx/SCLKOUTx最高頻率達3200 MHz
JESD204B兼容系統參考(SYSREF)脈沖
25 ps模擬延遲和½ VCO周期數字延遲,14個時鐘輸出通道各自都能對延遲進行編程
相位噪聲與功耗的關系可通過SPI編程
SYSREF有效中斷可簡化JESD204B同步
窄帶、雙核VCO
最多2個緩沖壓控振蕩器(VCXO)輸出
LVDS、LVPECL、CMOS和CML模式下最多4個輸入時鐘
頻率保持模式可保持輸出頻率
信號丟失(LOS)檢測和無中斷參考切換
4個GPIO報警/狀態指示器,可確定系統健康程度
支持最高6000 MHz的外部VCO輸入
片內穩壓器提供出色的PSRR
68引腳、10 mm × 10 mm LFCSP封裝