首款異質SiP整合了HBM2 DRAM和FPGA
發布時間:2015/11/17 10:52:40 訪問次數:1388
在sip中提供相對獨立的dram超過10倍以上的內存帶寬,可今天說,該公司。需要在數據中心,廣播,有線網絡和高性能計算系統帶寬的這個水平。
- 51電子網公益庫存:
- PT4209
- PT4211
- PT4240
- QX5241A
- RSM3485CHT
- RSM3485ECHT
- RSM485CHT
- RSM485ECHT
- SMS24T1G
- SD6835
- STP75NF75
- SSS4N60B
該公司認為它是第一個將這一3d堆疊存儲技術旁邊的fpga。 sip的,用戶可以自定義的工作負載,實現高能效的方式最高的內存帶寬。它正在與客戶的dram的sip集成到下一代高端系統。
異構的sip是通過使用英特爾的嵌入式多芯片互連橋(emib)技術實現。 emib技術采用了小型高性能,高密度硅橋連接在一起的多個芯片在單個封裝中。該技術的特點是芯片之間很短的痕跡,允許在較低功耗提供更高的性能和更高的吞吐量相比,內插器為基礎的設備性價比的異類sip設備。
該公司計劃在單片fpga集成了先進的部件,如內存,處理器,模擬,光學和各種硬化協議。對sk力士hbm2提供256gbyte / s的帶寬和更低的66%每比特能量和是在一個相當小的形狀因子相比競爭存儲器裝置。 hbm2垂直堆疊的dram裸片,并使用穿硅通孔(tsv)和微凸互連它們。整合hbm2在異構sip實現使altera的打包的dram存儲器作為靠近fpga裸片越好,從而縮短導線長度,并提供在最低功率最高的存儲器帶寬。
客戶可以使用快進編譯績效評估的工具開始的stratix 10設計的今天。 altera將開始出貨的stratix fpga的10和soc在2016年和stratix 10 dram的sip產品將開始出貨在2017年。http://cmarch.51dzw.com/
能夠突破帶寬瓶頸,altera開發了據稱是業界首款異構的sip(系統級封裝),集成堆疊高帶寬的內存(hbm2)從sk海力士采用stratix fpga的10和soc。據該公司稱,這些的stratix 10 dram的sip代表了一類新的專門架構,以滿足高性能系統最苛刻的內存帶寬要求的設備。
在sip中提供相對獨立的dram超過10倍以上的內存帶寬,可今天說,該公司。需要在數據中心,廣播,有線網絡和高性能計算系統帶寬的這個水平。
- 51電子網公益庫存:
- PT4209
- PT4211
- PT4240
- QX5241A
- RSM3485CHT
- RSM3485ECHT
- RSM485CHT
- RSM485ECHT
- SMS24T1G
- SD6835
- STP75NF75
- SSS4N60B
該公司認為它是第一個將這一3d堆疊存儲技術旁邊的fpga。 sip的,用戶可以自定義的工作負載,實現高能效的方式最高的內存帶寬。它正在與客戶的dram的sip集成到下一代高端系統。
異構的sip是通過使用英特爾的嵌入式多芯片互連橋(emib)技術實現。 emib技術采用了小型高性能,高密度硅橋連接在一起的多個芯片在單個封裝中。該技術的特點是芯片之間很短的痕跡,允許在較低功耗提供更高的性能和更高的吞吐量相比,內插器為基礎的設備性價比的異類sip設備。
該公司計劃在單片fpga集成了先進的部件,如內存,處理器,模擬,光學和各種硬化協議。對sk力士hbm2提供256gbyte / s的帶寬和更低的66%每比特能量和是在一個相當小的形狀因子相比競爭存儲器裝置。 hbm2垂直堆疊的dram裸片,并使用穿硅通孔(tsv)和微凸互連它們。整合hbm2在異構sip實現使altera的打包的dram存儲器作為靠近fpga裸片越好,從而縮短導線長度,并提供在最低功率最高的存儲器帶寬。
客戶可以使用快進編譯績效評估的工具開始的stratix 10設計的今天。 altera將開始出貨的stratix fpga的10和soc在2016年和stratix 10 dram的sip產品將開始出貨在2017年。http://cmarch.51dzw.com/
能夠突破帶寬瓶頸,altera開發了據稱是業界首款異構的sip(系統級封裝),集成堆疊高帶寬的內存(hbm2)從sk海力士采用stratix fpga的10和soc。據該公司稱,這些的stratix 10 dram的sip代表了一類新的專門架構,以滿足高性能系統最苛刻的內存帶寬要求的設備。