Synopsys擴大與ARM的合作,提供基于IC Compiler II的ArtisanPhysical Libraries和POP IP支持
發布時間:2016/9/19 10:03:10 訪問次數:393
新思科技(synopsys, inc.,納斯達克股票代碼:snps)日前宣布已與arm展開合作,從而提供與synopsys ic compiler ii布局布線系統兼容的artisan標準單元、內存、arm pop ip及內核硬化加速技術。ic compiler ii于2014年推出,是行業領先的解決方案,適用于所有工藝節點的高級物理設計,能夠以最快設計速度提供優質成果(qor)。arm和synopsys密切合作,確保ic compiler ii能夠在采用16/14 nm及以下finfet技術的最新高端arm cortex-a73 cpu等arm處理器實現過程中,充分利用artisan物理ip和arm pop ip在功耗、性能和面積方面的優勢。隨著有關新興10 nm和7 nm工藝節點各項工作的推進,該項合作可幫助那些使用ic complier ii的arm移動ip應用者繼續實現性能和能效的最大化,同時加快創新產品的上市。
- 51電子網公益庫存:
- TC58NVG0S3ETA00
- TC58NVG0S3ETA0B
- TC58NVG0S3ETAI0
- TC58NVG0S3ETAIB
- TC58NVG0S3HTA00
- TC58NVG0S3HTAI0
- TC58NVG1D4BTG00
- TC58NVG1S3BFTOO
- TC58NVG1S3CTA00
- TC58NVG1S3EBAI4
- TC58NVG1S3EBAI4(JRH)
- TC58NVG1S3EBAI4JRH
arm物理設計群組營銷副總裁ron moore表示:“領先的處理器利用硅技術方面取得的重大進步不斷挑戰速度和能效極限。由于預見到這種不斷加劇的復雜性,arm一直與spnopsys密切合作,以面向ic compiler ii提供經過最佳優化的標準單元、邏輯和內存實例。在我們的測試中,組合解決方案可實現finfet工藝技術的全部優勢,同時還展示了非凡的生產量。我們將繼續與synopsys在10 nm和7 nm設計實現方面展開合作。”
ic compiler ii采用多項創新技術,使其適用于高性能、低功耗的arm處理器物理實現,為移動應用帶來多種性能、功耗選項。高新能library開發、高效的早期數據處理,以及根據data flow自動芯片布局原型設計,高度準確地制定初步設計決策。行業首款物理分析綜合引擎、繞線層分配,以及時鐘門控單元插入等創新優化技術引導物理設計工程師明確地向著頻率目標前進,同時保持較低的總負時序裕量(tns)影響。快速參數片上變量分析(pocv)、基于全局布線的凈估算,以及量產標準的時延計算可確保實現最優關聯,減少eco工作量。最后,先進的邏輯重構、靜態和動態總功耗優化,和數據路徑和時鐘路徑的同時優化技術可以大大減少面積和功耗,同時確保時序收斂。
synopsys設計群組營銷副總裁bijan kiani表示:“自上市以來,ic compiler ii在客戶中引起了巨大反響,并且已經在大量高級硅應用中實施了數千案例”。我們與arm在artisanphysical libary和arm pop ip方面的合作,同時arm處理器能夠確保我們共同客戶能夠實現最佳性能和良率,同時提高設計人員的工作效率,加快產品上市。”
可用性
面向采用領先的finfet鑄造工藝節點的ic compiler ii的artisan物理ip和 arm pop ip支持現已可用。如需了解更多信息,請聯系您的arm合作伙伴經理。http://sdl3604.51dzw.com/
亮點:
arm和synopsys合作提供針對synopsys ic compiler™ ii布局布線系統的arm® artisan®標準單元、內存庫和arm pop™ ip支持
通過合作,技術領先的合作伙伴能夠使采用28 nm和16-/14 nm finfet技術的主流arm處理器實現最佳功耗、性能和面積
新思科技(synopsys, inc.,納斯達克股票代碼:snps)日前宣布已與arm展開合作,從而提供與synopsys ic compiler ii布局布線系統兼容的artisan標準單元、內存、arm pop ip及內核硬化加速技術。ic compiler ii于2014年推出,是行業領先的解決方案,適用于所有工藝節點的高級物理設計,能夠以最快設計速度提供優質成果(qor)。arm和synopsys密切合作,確保ic compiler ii能夠在采用16/14 nm及以下finfet技術的最新高端arm cortex-a73 cpu等arm處理器實現過程中,充分利用artisan物理ip和arm pop ip在功耗、性能和面積方面的優勢。隨著有關新興10 nm和7 nm工藝節點各項工作的推進,該項合作可幫助那些使用ic complier ii的arm移動ip應用者繼續實現性能和能效的最大化,同時加快創新產品的上市。
- 51電子網公益庫存:
- TC58NVG0S3ETA00
- TC58NVG0S3ETA0B
- TC58NVG0S3ETAI0
- TC58NVG0S3ETAIB
- TC58NVG0S3HTA00
- TC58NVG0S3HTAI0
- TC58NVG1D4BTG00
- TC58NVG1S3BFTOO
- TC58NVG1S3CTA00
- TC58NVG1S3EBAI4
- TC58NVG1S3EBAI4(JRH)
- TC58NVG1S3EBAI4JRH
arm物理設計群組營銷副總裁ron moore表示:“領先的處理器利用硅技術方面取得的重大進步不斷挑戰速度和能效極限。由于預見到這種不斷加劇的復雜性,arm一直與spnopsys密切合作,以面向ic compiler ii提供經過最佳優化的標準單元、邏輯和內存實例。在我們的測試中,組合解決方案可實現finfet工藝技術的全部優勢,同時還展示了非凡的生產量。我們將繼續與synopsys在10 nm和7 nm設計實現方面展開合作。”
ic compiler ii采用多項創新技術,使其適用于高性能、低功耗的arm處理器物理實現,為移動應用帶來多種性能、功耗選項。高新能library開發、高效的早期數據處理,以及根據data flow自動芯片布局原型設計,高度準確地制定初步設計決策。行業首款物理分析綜合引擎、繞線層分配,以及時鐘門控單元插入等創新優化技術引導物理設計工程師明確地向著頻率目標前進,同時保持較低的總負時序裕量(tns)影響。快速參數片上變量分析(pocv)、基于全局布線的凈估算,以及量產標準的時延計算可確保實現最優關聯,減少eco工作量。最后,先進的邏輯重構、靜態和動態總功耗優化,和數據路徑和時鐘路徑的同時優化技術可以大大減少面積和功耗,同時確保時序收斂。
synopsys設計群組營銷副總裁bijan kiani表示:“自上市以來,ic compiler ii在客戶中引起了巨大反響,并且已經在大量高級硅應用中實施了數千案例”。我們與arm在artisanphysical libary和arm pop ip方面的合作,同時arm處理器能夠確保我們共同客戶能夠實現最佳性能和良率,同時提高設計人員的工作效率,加快產品上市。”
可用性
面向采用領先的finfet鑄造工藝節點的ic compiler ii的artisan物理ip和 arm pop ip支持現已可用。如需了解更多信息,請聯系您的arm合作伙伴經理。http://sdl3604.51dzw.com/
亮點:
arm和synopsys合作提供針對synopsys ic compiler™ ii布局布線系統的arm® artisan®標準單元、內存庫和arm pop™ ip支持
通過合作,技術領先的合作伙伴能夠使采用28 nm和16-/14 nm finfet技術的主流arm處理器實現最佳功耗、性能和面積