雙 64 位 Arm Cortex-A72 微處理器子系統
發布時間:2021/11/3 10:26:09 訪問次數:1069
tda4vm
雙 arm® cortex®-a72、c7x dsp
以及深度學習、視覺和多媒體加速器
優勢特征:
處理器核心:
具有圖像信號處理器 (isp)
多個視覺輔助加速器的視覺處理加速器 (vpac)
深度和運動處理加速器 (dmpac)
雙 64 位 arm cortex-a72 微處理器子系統,
頻率高達 2.0 ghz
16k i-cache、16k d-cache、64k l2 tcm
隔離式 mcu 子系統中的兩個 arm cortex-r5f mcu
3d gpu powervr rogue 8xe ge8430,
高達 750 mhz,96 gflops,6 gpix/sec
內存子系統:
高達 8mb 的片上 l3 ram,
具有 ecc 和一致性
帶有 ecc 的外部存儲器接口 (emif) 模塊
具有高達 14.9gb/s 的內聯 ecc 的 32 位數據總線
功能安全合規目標(在選定的部件號上)
為功能安全應用而開發
高速串行接口:
支持集成以太網交換機(共8個外部端口)
多達 8 個 2.5gb sgmii
具有自動協商功能的 gen1 (2.5gt/s)、
gen2 (5.0gt/s) 和 gen3 (8.0gt/s) 操作
具有完整 can-fd 支持
16 個模塊化控制器局域網 (mcan) 模塊
具有多顯示器支持 (mst) 的 edp/dp 接口
hdcp1.4/hdcp2.2 高帶寬數字內容保護
產品概述:
tda4vm
處理器系列基于進化的 jacinto™ 7 架構,
面向 adas 和自動駕駛汽車 (av) 應用,
建立在 ti 在 adas 處理器
市場領先地位十多年積累的廣泛市場知識的基礎上。
“c7x”下一代 dsp 將 ti 行業領先的 dsp
和 eve 內核整合到一個更高性能的內核中,
并增加了浮點向量計算功能,
從而在簡化軟件編程
同時實現對舊代碼的向后兼容性。
獨立雙核集群配置促進了多操作系統應用程序,
而對軟件管理程序的需求最小。
多達六個 arm cortex-r5f 子系統支持低級、
時序關鍵的處理任務,
讓 arm cortex-a72 不受應用程序的影響。
集成的“8xe ge8430”gpu
可提供高達 100 gflops 的性能,
以支持動態 3d 渲染,以增強觀看應用。
ti 的第 7 代 isp 以現有的世界級 isp 為基礎,
包括處理更廣泛傳感器套件的靈活性、
對更高位深度的支持以及針對分析應用的功能。
集成的診斷和安全功能
支持高達 asil-d/sil-3 級別的操作,
集成的安全功能可保護數據免受現代攻擊。
為了支持需要大量數據帶寬的系統,
包括 pcie 集線器
和千兆以太網交換機以及 csi-2 端口,
以支持許多傳感器輸入的吞吐量。
素材:texasinstruments.版權歸原作者所有,圖片供參考
tda4vm
雙 arm® cortex®-a72、c7x dsp
以及深度學習、視覺和多媒體加速器
優勢特征:
處理器核心:
具有圖像信號處理器 (isp)
多個視覺輔助加速器的視覺處理加速器 (vpac)
深度和運動處理加速器 (dmpac)
雙 64 位 arm cortex-a72 微處理器子系統,
頻率高達 2.0 ghz
16k i-cache、16k d-cache、64k l2 tcm
隔離式 mcu 子系統中的兩個 arm cortex-r5f mcu
3d gpu powervr rogue 8xe ge8430,
高達 750 mhz,96 gflops,6 gpix/sec
內存子系統:
高達 8mb 的片上 l3 ram,
具有 ecc 和一致性
帶有 ecc 的外部存儲器接口 (emif) 模塊
具有高達 14.9gb/s 的內聯 ecc 的 32 位數據總線
功能安全合規目標(在選定的部件號上)
為功能安全應用而開發
高速串行接口:
支持集成以太網交換機(共8個外部端口)
多達 8 個 2.5gb sgmii
具有自動協商功能的 gen1 (2.5gt/s)、
gen2 (5.0gt/s) 和 gen3 (8.0gt/s) 操作
具有完整 can-fd 支持
16 個模塊化控制器局域網 (mcan) 模塊
具有多顯示器支持 (mst) 的 edp/dp 接口
hdcp1.4/hdcp2.2 高帶寬數字內容保護
產品概述:
tda4vm
處理器系列基于進化的 jacinto™ 7 架構,
面向 adas 和自動駕駛汽車 (av) 應用,
建立在 ti 在 adas 處理器
市場領先地位十多年積累的廣泛市場知識的基礎上。
“c7x”下一代 dsp 將 ti 行業領先的 dsp
和 eve 內核整合到一個更高性能的內核中,
并增加了浮點向量計算功能,
從而在簡化軟件編程
同時實現對舊代碼的向后兼容性。
獨立雙核集群配置促進了多操作系統應用程序,
而對軟件管理程序的需求最小。
多達六個 arm cortex-r5f 子系統支持低級、
時序關鍵的處理任務,
讓 arm cortex-a72 不受應用程序的影響。
集成的“8xe ge8430”gpu
可提供高達 100 gflops 的性能,
以支持動態 3d 渲染,以增強觀看應用。
ti 的第 7 代 isp 以現有的世界級 isp 為基礎,
包括處理更廣泛傳感器套件的靈活性、
對更高位深度的支持以及針對分析應用的功能。
集成的診斷和安全功能
支持高達 asil-d/sil-3 級別的操作,
集成的安全功能可保護數據免受現代攻擊。
為了支持需要大量數據帶寬的系統,
包括 pcie 集線器
和千兆以太網交換機以及 csi-2 端口,
以支持許多傳感器輸入的吞吐量。
素材:texasinstruments.版權歸原作者所有,圖片供參考
上一篇:2022廈門國際照明展覽會
下一篇:片內肖特基二極管 RF 功率檢波