總線調度是本模塊的核心部分,必須精確計算總線帶寬的占用情況,確定各部分FIFO的深度,以保證各個FIFO不會出現溢出或讀空的現象。總線調度器需要調度3塊存儲器,還需要為每一個模塊維護一個偏移地址的首地址,以及一個偏移地址計數寄存器。為了便于計算偏移地址,用SDRAM物理上的兩行存儲一行的數據,而將多余部分空余。總線調度器的仲裁算法為:逐點校正參數與校正后數據寫入SDRAM的優先級一樣,采用先來先得的方式占用總線,分別由各自FIFO的指針來觸發總線占用。一場數據寫入SDRAM完畢之后,開始發送。需要依次讀出第n、n 128、n 256行的數據給數據發送FIFO 聯系電話:0755-83225385 傳真:0755-82776450
李先生:13691912091 QQ:1648252878
黃小姐:15012797976 QQ:1311044072 TISP7180F3
MSN:ltz52099@hotmail.com
0、1、2,等待數據發送單元啟動發送。3.3 LCD接口和逐點校正TISP7180F3 PXA255的LCD接口配置為smart panel形式,具體時序關系可參考PXA255的手冊。FPGA根據這些時序關系,將數據讀入,進行下一步的處理。由于在生產過程中LED管的參數不可能完全一致,因此為了獲得良好的圖像顯示效果,必須對LED管進行篩選。這也是LED屏價格昂貴的一個重要原因。采用逐點校正技術,可逐點調節LED的亮度,將顯示屏亮度的一致性提高一個數量等級,從而可以使采購廠商放寬LED在亮度和顏色方面的要求,LED采購的成本也隨之大大降低。此外,系統采用的逐點校正技術,可以在線修改校正參數,使得LED屏在投入運營之后也可以修改校正參數,補償由于LED管老化對顯示效果的影響,提高LED屏的使用壽命。TISP7180F3 因此,逐點校正技術使控制器的架構與數據分發類似,也采用二級存儲模式,主要有數據接收、Gamma校正和交織、掃描控制輸出以及總線調度和SDRAM控制四部分。