AD1886AJST MPEG-4壓縮芯片的編碼數據通過橋芯片的驅動與 仲裁,完成橋接任務,能讓四片帶有PCI接口的MPEG4壓縮芯片與PCI總線相互通信,支持PCI2.2規范,支持32 b 33 MHz的PCI操作。
2.5 總線及其驅動模塊 聯系電話:0755-83225385 傳真:0755-82776450
李先生:13691912091 QQ:1648252878
黃小姐:15012797976 QQ:1311044072
MSN:ltz52099@hotmail.com
PCI接口板有符合PCI規范V2.2版33 MHz 32 b PCI總線; AD1886AJST 包括地址、數據復用AD[0∶31];控制信號: PCICLK;REQ#;C/BE[0∶3];IRDY#;DEVSEL#;LOCK#;PERR#;SERR#;STOP#;TRDY#;FRAME#;IDSEL;GNT#;RST#。具體可參考PCI規范V2.2版。
2.6 電源的設計 AD1886AJST
由于本板芯片需要3種電源供電:1.8 V,3.3 V,5 V。 其中3.3 V和5 V由板外系統供給,1.8 V由板內電源模塊 通過5 V變換而來。主芯片是R9052,他通過2個CMOS管來達到1.8V的變換,供給4片MPEG-4壓縮芯片所需要的工作電流,他可以產生10 A的工作電流。
2.7 告警電路的設計
模擬的告警信號通過DB9進來后,經過光耦器件的隔離,送入CPLD9572,通過CPLD9572的編程來對告警信號進行控制。
2.8 I2C的設計
控制SAA7114H的I2C,特別引出了MPEG-4壓縮芯片的GPIO管腳49和50管腳,其中第4片MPEG-4壓縮芯片的I2 C用來對CPLD9572做他的ID寫入,作為開發這片芯片的保護。同時用了47管腳作為跳線,高電平時,允許ID訪問,否則拒絕訪問。
2.9 預覽接口的設計
MPEG-4壓縮芯片提供這一接口,作為對模擬視頻信號可以不進行壓縮編解碼而直接可以回放,其中他的管腳信號CD_VALID是這樣設計的: