CDCM61004RHBR是非常多才多藝,low-jitter頻率合成器能夠生成四low-jitter時鐘輸出,選擇低壓之間積極的射極耦合邏輯(LVPECL),低壓差分信號(LVDS),或低壓互補金屬氧化物半導體(LVCMOS)輸出,從低頻水晶LVCMOS輸入各種有線和數據通信的應用程序。CDCM61004RHBR的特點是機載PLL可以很容易地通過控制引腳來配置。總的輸出隨機抖動性能小于1個ps,RMS(從10 kHz到20 MHz),使這個設備成為在苛刻的應用程序(如SONET、Ethernet、Fibre Channel和SAN)中使用的完美選擇。32-pin CDCM61004RHBR可用在一個小,5毫米×5毫米VQFN包。
CDCM61004RHBR是一種高性能、低相位噪聲、全集成電壓控制振蕩器(VCO)時鐘合成器,具有四個通用輸出緩沖器,可配置為LVPECL、LVDS或LVCMOS兼容。每個通用輸出也可以轉換為兩個LVCMOS輸出。此外,一個LVCMOS旁路輸出時鐘在輸出配置中可用,它可以幫助晶體加載以達到精確的期望輸入頻率。CDCM61004RHBR它有一個完全集成的、低噪聲的、基于lc的VCO,在這個系統中運行
1.75 GHz到2.05 GHz范圍。
CDCM61004RHBR鎖相環(PLL)使VCO與輸入同步,這可以是一個低頻晶體。輸出共享來自VCO核心的輸出分配器。所有的設備設置都通過一個控制針結構來管理,它有兩個引腳來控制預標量和反饋分配器,控制輸出分配器的三個引腳,控制輸出類型的兩個引腳,以及控制輸出的一個引腳。CDCM61004RHBR當PLL設置(包括輸入頻率、預標量分配器或反饋分配器)被改變時,必須通過復位控制針(設備重置的主動低)發出復位。CDCM61004RHBR重置啟動一個PLL重新校準過程,以確保PLL鎖定。CDCM61004RHBR當設備處于重置狀態時,輸出和分隔器被關閉。
輸出頻率(fOUT)與輸入時鐘(fIN)的頻率成正比。CDCM61004RHBR反饋分配器、輸出分配器和VCO頻率設置fOUT與fIN。
CDCM61004RHBR通過使用控制引腳,可以從1、2、3、4、6或8中選擇輸出分配器。通過使用控制引腳,可以分別從25和3、24和3、20和4、15和5中選擇反饋分頻器和預標量分配器組合。CDCM61004RHBR方框圖顯示了CDCM61004RHBR的高級圖。
設備運行在3.3 - v提供環境和特點是操作從-40°C到85°C。
一個水晶/ LVCMOS參考輸入
包括24.8832 MHz,25 MHz和26.5625 MHz
輸入頻率范圍:21.875 MHz
28.47兆赫CDCM61004RHBR
芯片VCO在頻率范圍內運行
1.75 GHz至2.05 GHz
4 x輸出可用:
在LVPECL、LVDS或
2-LVCMOS;工作于3.3伏
LVCMOS旁路輸出可用
輸出頻率可選為/ 1,/ 2,/ 3,/ 4,/ 6,
/ 8從一個輸出分壓器
支持常見的LVPECL / LVDS輸出
頻率:
62.5 MHz,74.25 MHz,75 MHz,77.76 MHz,
100 MHz,106.25 MHz,125 MHz,150mhz,
155.52 MHz,156.25 MHz,159.375 MHz,
187.5 MHz,200 MHz,212.5 MHz,250 MHz,
311.04 MHz,312.5 MHz,622.08 MHz,
625兆赫
支持普通LVCMOS輸出頻率:
62.5 MHz,74.25 MHz,75 MHz,77.76 MHz,
100 MHz,106.25 MHz,125 MHz,150mhz,
155.52 MHz,156.25 MHz,159.375 MHz,
187.5 MHz,200 MHz,212.5 MHz,250 MHz
輸出頻率范圍:443.75 MHz
683.264兆赫
內部PLL回路帶寬:400 kHz
高性能的鎖相環核心:
相位噪聲一般在- 146 dBc/Hz
5mhz偏移量為625 - mhz LVPECL輸出
隨機抖動一般在0.509 ps,RMS
(10 kHz到20 MHz)625 -MHz LVPECL輸出
輸出工作周期修正至50%(±5%)
LVPECL輸出的低輸出斜度30 ps
使用控制針的分隔程序:
用于預標量/反饋分配器的兩個引腳
三針輸出分配器CDCM61004RHBR
兩大頭針用于輸出選擇
芯片啟用控制針可用
3.3- v核心和I / O電源
工業溫度范圍:-40°C到85°C
5毫米×5毫米,32-pin VQFN(RHB)包
ESD防護超過2kv(HBM)