LMK05318 是一款高性能網絡同步器時鐘器件,提供抖動清除、時鐘生成、高級時鐘監控和卓越的無中斷開關性能,可滿足通信基礎設施和工業應用的嚴格時序要求。器件的超低抖動和高電源噪聲抑制 (PSNR) 可降低高速串行鏈路中的誤碼率 (BER)。
該器件可使用 TI 專有的體聲波 (BAW) VCO 技術生成具有 50 fs RMS 抖動的輸出時鐘,與 XO 和參考輸入的抖動和頻率無關。
數字鎖相環 (DPLL) 支持可編程環路帶寬,用于抖動和漂移衰減,而兩個模擬鎖相環 (APLL) 支持分數頻率轉換,以實現靈活的時鐘生成。DPLL 支持的同步選項包括具有相位抵消、數字保持和 DCO 模式的無中斷切換,精度時鐘控制(IEEE 1588 PTP 從運行)的頻率步長小于 0.001 ppb(十億分之一)。DPLL 可以鎖相至 1 PPS(每秒脈沖數)參考輸入,并在一個輸出上支持可選的零延遲模式,以實現具有可編程偏移的確定性輸入至輸出相位校準。高級基準輸入監控模塊可確保穩健的時鐘故障檢測,并有助于在發生基準缺失 (LOR) 時最大限度減少輸出時鐘干擾。
該器件可以使用常用的低頻 TCXO 或 OCXO 來設置每個同步標準的自由運行或保持輸出頻率穩定性。在自由運行或當保持頻率穩定性和漂移不重要時,器件可以使用標準 XO。器件可通過 I2C 或 SPI 接口進行全編程,并支持通過內部 EEPROM 或 ROM 自定義上電時的頻率配置。EEPROM 在出廠時已預編程,可根據需要在系統內編程。
特性 一個 DPLL: 無中斷切換:±50 ps 相位瞬態 具有快速鎖定功能的可編程環路帶寬 使用低成本 TCXO/OCXO 實現符合標準的同步和保持模式 兩個 APLL 具有業界領先的抖動性能 兩個參考時鐘輸入: 基于優先級的輸入選擇 基準缺失時的數字保持功能 EEPROM/ROM 用于上電時定制時鐘 PSNR:-83 dBc(3.3 V 電源下 50 mVPP噪聲) 工業溫度范圍:-40°C 至 +85°C 8 個時鐘輸出,帶可編程驅動器 多達六種不同的輸出頻率 AC-LVDS、AC-CML、AC-LVPECL、HCSL 和 1.8 V LVCMOS 輸出格式 靈活的配置選項 輸入和輸出為 1 Hz (1 PPS) 至 800 MHz XO/TCXO/OXCO 輸入:10 MHz 至 100 MHz DCO 模式:< 0.001 ppb/步長,可進行精確時鐘控制(IEEE 1588 PTP 從運行) 高級時鐘監控和狀態 I2C 或 SPI 接口 3.3 V 電源,提供 1.8 V、2.5 V 或 3.3 V 輸出 應用 SyncE (G.8262)、SONET/SDH (Stratum 3/3E、G.813、GR-1244、GR-253) 、IEEE 1588 PTP 從時鐘或光傳輸網絡 (G.709) 以太網交換機和路由器的 400G 線路卡、結構卡 無線基站 (BTS)、無線回程 測試和測量以及醫學成像 用于 56G/112G PAM-4 PHY、ASIC、FPGA、SoC 和處理器的抖動清除、漂移衰減和參考時鐘生成