Altera FLEX 10KE設備是FLEX 10K設備的增強版本。FLEX架構基于可重構的CMOS SRAM元素,集成了實現通用門陣列功能所需的所有功能。FLEX 10KE具有多達200,000個典型的門,它提供了將整個系統(包括多個32位總線)集成到一個設備中的密度、速度和特性。
重新配置FLEX 10KE設備的能力允許在發貨前進行100%的測試,并允許設計人員專注于模擬和設計驗證。FLEX 10KE可重構性消除了門陣列設計的庫存管理和故障覆蓋率測試向量的生成。
表5顯示了一些常見設計的FLEX 10KE性能。使用Synopsys設計軟件或LPM函數獲得所有性能值。實現應用不需要特殊的設計技術;設計人員只需在Verilog HDL、VHDL、Altera硬件描述語言(AHDL)或原理圖設計文件中推斷或實例化一個函數。
在所有FLEX 10KE設備上(EPF10K50E和EPF10K200E設備除外),從I/O pad到FastTrack互連的輸入路徑都有一個可編程的延遲元件,可以用來保證零持有時間。EPF10K50S和EPF10K200S設備也支持此功能。根據IOE相對于它所驅動的位置的不同,設計人員可以選擇打開可編程延遲以確保零等待時間,或者關閉它以最小化設置時間。該特性用于減少復雜的pin-to-register路徑(例如PCI設計)的設置時間。