ADuM1250 / ADuM1251數據表數字隔離器ADUM1250ARZ-RL7
應用信息功能描述了ADuM1250/ADuM1251接口每側向一個雙向I2C信號。數字隔離器ADUM1250ARZ-RL7在內部,I2C接口被分割成兩個單向通道,每個通道通過專用的iCoupler隔離通道以相反的方向通信。一個通道(每個通道對的底部通道,如圖6所示)感知側1 I2C引腳的電壓狀態,并將其狀態傳輸到側2 I2C引腳。側1和側2 I2C引腳均設計用于與運行在3.0 V到5.5 V范圍內的I2C總線接口。數字隔離器ADUM1250ARZ-RL7任何一個引腳上的邏輯低,都會導致相反的引腳被拉得足夠低,以符合總線上其他I2C設備的邏輯低閾值要求。通過在SDA1或SCL1處保證輸入低閾值至少比在同一引腳處的輸出低信號小50 mV,數字隔離器ADUM1250ARZ-RL7可以確保避免I2C總線爭用。這可以防止將第1側的低輸出邏輯傳輸回第2側并拉下I2C總線。由于側2邏輯電平/閾值是標準的I2C值,因此通過側2引腳連接到總線的多個ADuM1250/ADuM1251設備可以彼此通信,并與其他I2C兼容設備通信。對I2C兼容性和I2C遵從性進行了區分。I2C兼容性指組件的邏輯級別不一定滿足I2C規范的要求,但仍然允許組件與符合I2C的設備通信的情況。I2C遵從性是指組件的邏輯級別滿足I2C規范要求的情況。然而,由于側1引腳具有修改后的輸出電平/輸入閾值,ADuM1250/ADuM1251的側只能與符合I2C標準的設備通信。換句話說,ADuM1250/ADuM1251的第2側兼容I2C,而第1側只兼容I2C。輸出邏輯低電平獨立于VDD1和VDD2電壓。第1側的輸入邏輯低閾值也獨立于VDD1。然而,第2側的輸入邏輯低閾值設計為0.3 VDD2,符合I2C要求。側1和側2引腳具有開路集電極輸出,其高電平通過各自供電電壓的上拉電阻設置。啟動VDD1和VDD2電源都有欠壓鎖定功能,以防止信號通道運行,除非滿足某些標準。該特性可以防止輸入邏輯低信號在上/下電期間無意中拉下I2C總線。For 信號 通道 enabled, 以下 兩 個 標準 必須 met: Both 供應 必須 至少 2.5 V. At 至少 40 μs 必須 消逝 后 供應 超過 2.0 V. 的 內部 創業 門檻在滿足這兩個標準之前,ADuM1250/ ADuM1251輸出被拉得很高,確保啟動時避免總線上的任何干擾。圖7和圖8說明了快速和緩慢輸入供應轉換速率的供應條件