•32位元版本的cpu32核心(與cpu32完全兼容)
•最多32位數據總線(動態總線尺寸為8位和16位)+32個地址線
*完整的靜態設計(0-33mhz操作)
•從模式禁用cpu32+(允許與外部處理器一起使用).多個quicc可以共享一個系統總線(一個主)
•mc 68040輔助模式允許quicc成為mc 68040輔助芯片和智能外設(33mhz,29mips)
*從屬模式中提供的所有Quicc功能
內存控制器(八組)包含完整的動態隨機訪問內存控制器(dram)
•與德拉姆單列存儲器模塊(Simms)、靜態隨機存取存儲器(sram)的無膠接口,
•可編程的只讀存儲器(eprom)、閃存存儲器等。
*重置時可用的啟動芯片選擇(8-、16-或32位內存選項)
•包括突發模式在內的mc 68040的特殊功能
·四個通用定時器·四個16位定時器或兩個32位定時器
·兩個獨立的年月(idmas)
•系統集成模塊(sim60)
•斷點邏輯提供芯片上的h/w斷點
*虛假的中斷監視器
·外部主人可以使用芯片上的功能,例如芯片選擇
*周期性中斷計時器
*芯片上總線仲裁,不為內部主服務器提供間接費用
*低功率停止模式
*eee 1149.1測試訪問端口
•risc通信處理器模塊(cpm)•許多新命令(例如,優美的停止傳輸,關閉rxbd)
*支持所有串行信道的連續模式傳輸和接收
*2.5千字節的雙端口壓板
*14個連續的dma(sdma)頻道
*三個具有露天排放能力的并行i/o登記冊
•每個串行信道可以有自己的引腳(nmsi模式)
*4個波特率發電機
*四個sccs/eternet/ieee 802.3可選的sccs 1-2@25 mhz,sccs 1-3@33 mhz
*hdlc公共汽車
*通用異步接收機發射機(uart)
*同步使用
•支持ppp(指向點協議)的異步hdlc(ram微代碼選項)
兩個小技巧
*透明
*一般電路接口(gci)控制器
*一個間諜
*時間間隔轉讓人
*支持兩個tdm頻道
*并行接口端口(支持Quiccs之間的快速連接)