介紹:EP2S60F484I4N
Stratix®II FPGA系列基于1.2V,90nm全層銅SRAM工藝并具有新的邏輯結構,可最大程度地發揮作用性能,并使設備密度接近18萬
等效邏輯元素(LE)。 Stratix II器件提供高達9 Mbit的片上TriMatrix™存儲器,用于要求苛刻的存儲器密集型應用程序,并具有多達96個DSP模塊和多達384個(18位×18位)
有效實現高性能濾波器的乘法器其他DSP功能。各種高速外部存儲器接口是支持,包括雙倍數據速率(DDR)SDRAM和DDR2
SDRAM,RLDRAM II,四倍數據速率(QDR)II SRAM和單數據速率(SDR)SDRAM。 Stratix II器件支持各種I / O標準以及對每秒1 Gb(Gbps)源同步的支持
用DPA電路發信號。 Stratix II器件提供完整的時鐘內部時鐘頻率高達550 MHz的管理解決方案以及多達12個鎖相環(PLL)。 Stratix II器件也是
業界首款能夠解密配置的FPGA使用高級加密標準(AES)算法的比特流保護設計。
特征:EP2S60F484I4N
Stratix II系列提供以下功能:
■15,600至179,400個等效LE;見表1-1
■新的和創新的自適應邏輯模塊(ALM),基本
Stratix II架構的構建塊,使性能最大化
和資源使用效率
■多達9,383,040個RAM位(1,172,880字節)可用而無
減少邏輯資源
■TriMatrixmemory由三個要實現的RAM塊大小組成
真正的雙端口內存和先進先出(FIFO)緩沖區
■高速DSP模塊提供了專用的實現
乘法器(最高450 MHz),乘法累加函數和
有限脈沖響應(FIR)濾波器
■多達16個全局時鐘,每個設備區域具有24個時鐘資源
■時鐘控制模塊支持啟用/禁用動態時鐘網絡,
允許時鐘網絡掉電以減少功率
用戶模式下的消費
■每個設備最多12個PLL(四個增強型PLL和八個快速PLL)
提供擴頻,可編程帶寬,時鐘切換,實時PLL重配置和高級乘法
和相移
■支持多種單端和差分I / O標準
■通過DPA電路實現1 Gbps的高速差分I / O支持
性能
■支持高速網絡和通信總線
標準,包括并行RapidIO,SPI-4第2階段(POS-PHY
4級),HyperTransport™技術和SFI-4
■支持高速外部存儲器,包括DDR和DDR2
SDRAM,RLDRAM II,QDR II SRAM和SDR SDRAM
■支持以下多種知識產權宏功能
AlteraMegaCore®功能和Altera Megafunction合作伙伴
程序(AMPPSM)宏功能
■使用配置比特流支持設計安全性
加密
■支持遠程配置更新
制造商:EP2S60F484I4N
Intel
產品種類:
FPGA - 現場可編程門陣列
發貨限制:
Mouser 目前在您所在地區不銷售該產品。
RoHS:
詳細信息
產品:
Stratix II
邏輯元件數量:
60440
邏輯數組塊數量——LAB:
3022
輸入/輸出端數量:
334 I/O
工作電源電壓:
1.2 V
最小工作溫度:
- 40 C
最大工作溫度:
+ 85 C
安裝風格:
SMD/SMT
封裝 / 箱體:
FBGA-484
封裝:
Tray
系列:
Stratix II EP2S60
商標:
Intel / Altera
濕度敏感性:
Yes
工作電源電流:
500 mA
產品類型:
FPGA - Field Programmable Gate Array
工廠包裝數量:
60
子類別:
Programmable Logic ICs
總內存:
2544192 bit
商標名:
Stratix II