Cirrus Logic 的 CS2x00 IC 的控制方法、硬件模式配置或兩者都有區別
CS2200CP-CZZ,CS2300CP-CZZ,CS2300P-CZZ,CS2200P-CZZ,CS210013-CZZ,CS2100CP-DZZR,
CS2100CP-EZZR
Cirrus LogicCS2x00 時鐘 IC 通過其獨特的混合模數鎖相環 (PLL) 技術解決了時鐘生成和乘法/抖動減少的復雜挑戰。這些 IC 的控制方法、硬件模式配置或兩者都有區別,所有這些均通過 I2C/SPI 控制端口控制。八個可選模式的功能是用戶定義的,并通過一次性可編程功能進行配置。
資源
CS2100 時鐘電路 IC 特性 高性能模擬/數字 PLL時鐘乘法器/抖動減少 從抖動或間歇性的 50 Hz 至 30 MHz 時鐘源生成 6 MHz 至 75 MHz 的低抖動輸出時鐘 時鐘產生/頻率合成
產生相對于 8 MHz 至 75 MHz 參考時鐘的低抖動 6 MHz 至 75 MHz 時鐘 高精度 PLL 乘法因子
小于 1 PPM 錯誤 靈活的控制選項
一次性可編程的硬件模式配置 I2C/SPI 控制端口 可配置的輔助輸出
緩沖參考時鐘 PLL 鎖定指示 第二個 PLL 輸出 CLK_IN 的緩沖版本 靈活采購參考時鐘
外部振蕩器或時鐘源 支持廉價的本地晶體 所需的最小電路板空間
無需外部模擬環路濾波器組件 應用 音頻/視頻接收器 數字調音臺 外置 A/D 和 D/A 轉換器 數字效果處理器 便攜式攝像機 衛星無線電系統