LPC2368FBD100微控制器基于16位/32位ARM7TDMI-SCPU與實時仿真,LPC2368FBD100結合與高達512kb的微控制器嵌入式高速閃存。一個128位寬存儲器接口和唯一加速器架構使32位代碼執行在最大時鐘率。為關鍵性能在中斷服務例程和DSP算法,這增加性能高達30%以上的拇指模式。對于關鍵代碼大小的應用程序,可選的16位拇指模式以最小的方式減少30%以上的代碼性能損失。
LPC2368FBD100是理想的多用途串行通信應用。他們結合了10/100以太網媒體訪問控制器(MAC),USB全速設備有4 kB的端點RAM(僅LPC2364/66/68),四個UARTs,兩個CAN通道
(只有LPC2364/66/68),一個SPI接口,兩個同步串行端口(SSP),三個我2c總線接口,和一個i2s總線接口。
LPC2368FBD100串行通信的混合接口結合一個芯片上4 MHz內部振蕩器,SRAM高達32 kB, 16 kBSRAM用于以太網,8kb的SRAM用于USB和一般用途,連同2kb電池驅動的SRAM使這些設備非常適合通信網關和協議轉換器。各種32位定時器,改進的10位ADC, 10位DAC,一個PWM單元,一個可以控制單元(LPC2364/66/68只),和多達70快速GPIO線與up12邊緣或電平敏感的外部中斷引腳使這些微控制器特別適用于工業控制和醫療系統。
LPC2368FBD100微控制器由ARM7TDMI-S CPU組成仿真支持,ARM7本地總線緊密耦合,高速訪問大多數片上存儲器,AMBA AHB接口高速片上外設,以及用于連接到其他片上外圍功能的AMBA APB。的微控制器永久性地為小端字節配置ARM7TDMI-S處理器秩序。
LPC2368FBD100實現了兩個AHB,以允許以太網塊操作時不受其他系統活動的干擾。主AHB,引用到as AHB1,包括VIC和GPDMA控制器。
LPC2368FBD100集成了128kb、256kb和512kb的閃存系統分別。該存儲器可用于代碼和數據存儲。閃存的編程可以用幾種方法來完成。它可能是通過串口(UART0)在系統中編程。應用程序也可以擦除和/或程序的flash,而應用程序運行,允許很大程度上靈活的數據存儲領域和固件升級。閃存是128位寬,包括預取和緩沖技術允許它以72兆赫的SRAM速度運行。LPC2364HBD閃存運行到從-40 72 MHz°C + 85°C,從85°C 60 MHz到125°C。
LPC2368FBD100特性和好處
nARM7TDMI-S處理器,運行在72 MHz
n512 kB內存芯片上的flash程序在系統編程(ISP)和
應用程序內編程(IAP)功能。Flash程序內存在ARM上
本地總線的高性能CPU訪問。
n8 kB / 32 kB的SRAM臂局部總線的高性能CPU訪問。
n16 kB SRAM以太網接口。也可作為通用SRAM使用。
n8 kB SRAM通用DMA使用也可以訪問USB。
n雙重先進的高性能總線(AHB)系統提供了同步
以太網直接存儲器存取,USB直接存儲器存取,和程序執行從片上閃存沒有
這些功能之間的爭用。總線橋接允許以太網直接存儲器存取
另一個AHB子系統。
n先進矢量中斷控制器(VIC),支持多達32矢量中斷。
n通用DMA控制器(GPDMA)與SSP AHB,可以使用
串行接口、I2S端口和安全數字/多媒體卡(SD/MMC)
端口,以及用于內存到內存的傳輸。
n串行接口:
u以太網MAC與關聯的DMA控制器。這些函數駐留在
獨立AHB。
uUSB 2.0的小伙與芯片上的PHY和相關設備DMA控制器
(僅LPC2364/66/68)。
u四個uart分數波特率一代,一個調制解調器控制I / O,一個
IrDA支持,先進先出。
u可以通過兩個渠道(僅LPC2364/66/68)控制器。
uSPI控制器。
u兩個SSP控制器,FIFO和多協議的能力。一種是備用的
對于SPI端口,共享它的中斷和引腳。這些可以與GPDMA一起使用
控制器。
u三i2c總線接口(一個與明渠和兩個標準端口引腳)。
u我
2S(內部ic聲音)接口,用于數字音頻輸入或輸出。它可以用來
GPDMA。
n其他外圍設備:
uSD / MMC存儲卡接口(僅LPC2367/68)。
u70通用I / O引腳可配置的引體向上/向下電阻。
u10位ADC與輸入之間的多路復用6針。
u10位DAC。
u四個通用定時器/計數器共有8捕獲輸入和10
比較輸出。每個計時器塊都有一個外部計數輸入。
u一個PWM /計時器塊對三相電機控制的支持。脈寬調制的
兩個外部計數輸入。
u實時時鐘(RTC)和獨立的權力銷,時鐘源可以清債信托公司
振蕩器或APB時鐘。
u2 kB SRAM動力銷RTC的權力,允許數據存儲時
芯片的其余部分是關閉電源的。
u看門狗定時器(WDT)。WDT可以通過內部RC振蕩器進行計時,
RTC振蕩器,或APB時鐘。
n標準臂測試/調試接口兼容現有的工具。
n仿真跟蹤模塊支持實時跟蹤。
n單3.3 V電源(3.0 V至3.6 V)。
n四減少權力模式:閑置,睡眠,省電,省電。
n四個外部中斷輸入配置邊緣/敏感水平。所有引腳在端口0上
端口2可作為邊緣敏感中斷源。
n處理器喚醒從省電模式通過任何中斷期間能操作
電源關閉模式(包括外部中斷,RTC中斷,USB活動,以太網
喚醒中斷)。
n兩個獨立電源域允許功耗的基礎上微調
需要的功能。
n每個外圍都有自己的時鐘分頻器進一步節電。
n警戒燈火管制與單獨的閾值檢測中斷和強制復位。
n片上加電復位。
n芯片上的晶體振蕩器的工作范圍1 MHz到24 MHz。
n4 MHz內部RC振蕩器削減1%的準確率,可以用作
系統時鐘。當用作CPU時鐘時,不允許CAN和USB運行。