架構描述:XC2C256-7CPG132C
CoolRunner-II CPLD是一個高度統一的快速,低功耗產品系列電源CPLD。底層架構是傳統的
CPLD架構將宏單元組合為功能
與全局路由矩陣互連的塊(FB),
Xilinx高級互連矩陣(AIM)。 FB使用
可編程邏輯陣列(PLA)配置
允許在所有產品條款之間進行路由和共享
FB宏單元的數量。設計軟件可以有效地
綜合和優化隨后適合于的邏輯
FB和連接器具有利用很高百分比的設備資源的能力。輕松進行設計變更
并由該軟件自動管理
內可編程邏輯陣列的100%可布線性
每個FB。這個極其強大的構建塊提供了
在非常廣泛的設計下,業界最高的引腳排列保持率
條件。該體系結構的詳細說明如下
有關基礎FB,邏輯和互連的討論。
設計軟件自動管理這些設備
資源,以便用戶可以使用
完全不了解這些的通用構造
建筑細節。更高級的用戶可以利用這些細節來更全面地了解
軟件的選擇并指導其結果。
圖1顯示了FB的高級架構
連接到引腳并在內部相互互連
內部互連矩陣。每個FB包含16個宏單元。 BSC路徑是JTAG邊界掃描控件
特征:XC2C256-7CPG132C
•針對1.8V系統進行了優化
-業界最快的低功耗CPLD
-從32到512個宏單元的密度
•業界最佳的0.18微米CMOS CPLD
-優化的架構可進行有效的邏輯綜合
-多電壓I / O操作-1.5V至3.3V
•先進的系統功能
-系統編程最快
·使用IEEE 1532(JTAG)接口的1.8V ISP
-即時重新配置(OTF)
-IEEE1149.1 JTAG邊界掃描測試
-可選的施密特觸發器輸入(每個引腳)
-所有設備上都有多個I / O bank
-無與倫比的低功耗管理
·DataGATE外部信號控制
-靈活的時鐘模式
·可選的DualEDGE觸發寄存器
·時鐘分頻器(÷2,4,6,8,10,12,14,16)
·CoolCLOCK
-具有宏單元控制的全局信號選項
·每個相位都有多個全局時鐘
宏單元
·啟用多個全局輸出
·全局設置/重置
-豐富的產品條款時鐘,輸出使能和
設置/重置
-有效的控制項時鐘,輸出使能和
為每個宏單元設置/重置并在多個宏單元之間共享
功能塊
-先進的設計安全性
-線或和LED的開漏輸出選項
駕駛
-可選的總線保持,三態或弱上拉功能
I / O引腳
-基于未使用的I / O的可選可配置基礎
-混合I / O電壓兼容1.5V,1.8V,
所有部件上的2.5V和3.3V邏輯電平
-128上的SSTL2_1,SSTL3_1和HSTL_1
宏蜂窩和密集設備:XC2C256-7CPG132C
-可熱插拔
•PLA架構
-出色的引腳保持力
-在整個功能塊中100%的產品術語可路由性
•廣泛的包裝可用性,包括小間距:
-芯片級封裝(CSP)BGA,細線BGA,
TQFP,PQFP,VQFP和QFN軟件包
-所有封裝均無鉛
•使用Xilinx和行業進行設計輸入/驗證
標準CAE工具:XC2C256-7CPG132C
•使用Xilinx®的所有密度的免費軟件支持
WebPACK™工具
•業界領先的非易失性0.18微米CMOS
處理
-保證1,000個程序/擦除周期
-保證20年的數據保留
制造商: Xilinx
產品種類: CPLD - 復雜可編程邏輯器件
RoHS: 詳細信息
產品: CoolRunner-II
大電池數量: 256
邏輯數組塊數量——LAB: 16
最大工作頻率: 256 MHz
傳播延遲—最大值: 5.7 ns
輸入/輸出端數量: 106 I/O
工作電源電壓: 1.8 V
最小工作溫度: 0 C
最大工作溫度: + 70 C
安裝風格: SMD/SMT
封裝 / 箱體: CSBGA-132
系列: XC2C256
商標: Xilinx
濕度敏感性: Yes
工作電源電流: 21 uA
產品類型: CPLD - Complex Programmable Logic Devices
工廠包裝數量: 360
子類別: Programmable Logic ICs
電源電壓-最大: 1.9 V
電源電壓-最小: 1.7 V
商標名: CoolRunner-II