XC2C64-7VQG44C參數如下:
針對1.8V系統進行優化-業界最快的低功耗CPLD-密度從32到512個宏單元·業界最佳的0.18微米CMOS CPLD優化架構-有效的邏輯合成-多電壓I/O操作-1.5V到3.3V·先進的系統特性-系統編程速度最快·1.8V ISP使用IEEE 1532(JTAG)動態接口重新配置(OTF)-IEEE1149.1 JTAG邊界掃描測試-可選的施密特觸發輸入(每針)-。信號控制-靈活的時鐘模式·可選的雙EDGE觸發寄存器·時鐘分頻器(×2,4,6、8、10、12、14、16)·CoolCLOCK-具有宏單元控制的全局信號選項·每個宏單元具有相位選擇的多個全局時鐘·多個全局輸出啟用·全局設置/重置-豐富的產品術語時鐘、輸出啟用和設置/重置-每個宏單元的高效控制術語時鐘、輸出啟用和設置/重置,并在功能塊之間共享-高級設計安全性-有線或LED驅動器的開漏輸出選項-可選的總線保持、選擇I/O引腳上的三態或弱上拉-。所有器件的邏輯電平均為3.3V。
128個宏單元和更密集設備上的SSTL2_1、SSTL3_1和HSTL_1-可熱插拔·PLA架構-卓越的管腳引腳保持率-跨功能塊100%產品條款可布線性·廣泛封裝可用性,包括精細間距:-芯片級封裝(CSP)BGA、精細線路BGA、TQFP、PQFP、VQFP和QFN封裝-所有封裝均無鉛可用·使用Xilinx和行業標準CAE工具進行設計入門/驗證·
XC18V02PC44I
XC18V02VQ44BTT
XC18V02VQ44C
XC18V02VQG44C
XC18V02VQG44I
XC18V04VQ44C
XC18V04VQ44I
XC18V04VQG44C
XC18V256VQ44C
XC18V256VQ44I
XC18V512PC20C
XC18V512SO20C
XC18V512VQ44C
XC2018-70PC84C
XC2018-70PG84C
XC2018-70PG84M
XC2018TM-100PC84C
XC2018TM-70
XC2018TMPG84DKI
XC2064-70
XC2064-70PG68M
XC2100E-03S
XC2151A510MR
XC2151A520MR
XC2163C51DMR
XC2163C51FMR
XC2164A51TMR
XC2C128-6TQG144C
XC2C128-6VQG100C
XC2C128-7CP132
XC2C128-7CPG132C
XC2C128-7CPG132I
XC2C128-7TQG144C
XC2C128-7VQG100C
XC2C128-7VQG100I
XC2C256-7CPG132I
XC2C256-7FT256C
XC2C256-7FT256I
XC2C256-7TQ144C
XC2C256-7TQG144C
XC2C256-7TQG144I
XC2C256-7VQG100C
XC2C256-7VQG100I
XC2C32A-6VQG44C
XC2C32A-6VQG44I
XC2C384-10FGG324C
XC2C384-10FT256C
XC2C512-10FTG256I
XC2C512-10PQG208I
XC2C512-7FGG324C
XC2C64A-5VQG44C
XC2C64A-7CPG56I
XC2C64A-7QFG48C
XC2C64A-7VQG100C
XC2C64A-7VQG100I
XC2C64A-7VQG44C
XC2S100-5FG256C
XC2S100-5FG456C
XC2S100-5FGG256C
XC2S100-5PQ208C
XC2S100-5PQG208C
XC2S100-5TQ144C
XC2S100-5TQG144C
XC2S100-6FG256C
XC2S100E-6FT256C
XC2S100E-6PQ208C
XC2S100E-6PQG208C
XC2S100E-6TQG144C
XC2S150-5FG256C
XC2S150-5FG456C
XC2S150-5FGG256C
XC2S150-5FGG456C
XC2S150-5PQ208C