處理任務和通信基礎結構。 DSP
結合了非常寬的內存寬度和雙重計算
塊—支持浮點(IEEE 32位和擴展
精度40位)和定點(8位,16位,32位和64位)處理,為數字信號性能樹立了新的標準
處理器。 TigerSHARC靜態超標量架構使
DSP每個周期最多執行四個指令,執行
24個定點(16位)操作或6個浮點
操作。
四個獨立的128位寬的內部數據總線,每個都連接到六個4M位存儲器,可實現四字
數據,指令和I / O訪問,每個提供33.6G字節
內部存儲器帶寬的秒數。工作在600 MHz,
ADSP-TS201S處理器的內核具有1.67 ns的指令
周期。使用其單指令多數據(SIMD)
功能,ADSP-TS201S處理器可以執行48億個功能,
40位MACS或每秒12億個80位MACS。表格1
顯示了DSP的性能基準。
ADSP-TS201S處理器與其他處理器代碼兼容
TigerSHARC處理器。
第1頁的功能框圖顯示了
ADSP-TS201S處理器的架構模塊。這些塊
包括:
•雙計算塊,每個計算塊均由ALU,乘法器,64位移位器,128位CLU和32字寄存器文件組成
和關聯的數據對齊緩沖區(DAB)
•雙整數ALU(IALU),每個都有自己的31字
用于數據尋址的寄存器文件和狀態寄存器
•帶有指令對齊緩沖區的程序定序器
(IAB)和分支目標緩沖區(BTB)
•支持硬件和軟件中斷,支持電平觸發或邊沿觸發以及
支持優先的嵌套中斷
•四個128位內部數據總線,每個連接到六個
4M位存儲區
•片上DRAM(24M位)
•外部端口,提供與主機處理器,多處理空間(DSP),片外存儲器映射外設以及外部SRAM和SDRAM的接口
•14通道DMA控制器
•四個全雙工LVDS鏈接端口
•兩個64位間隔定時器和定時器過期引腳
•1149.1符合IEEE標準的JTAG測試訪問端口,用于片上仿真
第3頁上的圖2顯示了典型的單處理器系統,其中
外部SRAM和SDRAM。第8頁上的圖4顯示了典型的
多處理器系統
主要特點:ADSP-TS201SABPZ060
高達600 MHz,1.67 ns的指令周期速率
24M位內部片上DRAM存儲器
25毫米×25毫米(576球)熱增強球柵
陣列包裝
雙計算模塊-每個模塊都包含一個ALU,一個
乘法器,移位器,寄存器文件和通信
邏輯單元(CLU)
雙整數ALU,提供數據尋址和指針
操縱
集成的I / O包括14通道DMA控制器,外部
端口,四個鏈接端口,SDRAM控制器,可編程
標志引腳,兩個計時器和系統的計時器過期引腳
積分
1149.1符合IEEE的片上JTAG測試訪問端口
仿真
單精度IEEE 32位和擴展精度40位
浮點數據格式以及8位,16位,32位和64位
定點數據格式
提供高性能靜態超標量DSP
操作,針對電信進行了優化
基礎架構和其他要求苛刻的大型多處理器
DSP應用
在DSP算法和I / O上表現出色
基準(請參閱表1中的基準)
支持內部之間的低開銷DMA傳輸
內存,外部內存,內存映射的外圍設備,
鏈接端口,主機處理器和其他
(多處理器)DSP
通過極其靈活的指令集和高級語言友好的DSP架構簡化了DSP編程
以低通信開銷實現可擴展的多處理系統
提供片上仲裁,實現無膠多處理
制造商: Analog Devices Inc.
產品種類: 數字信號處理器和控制器 - DSP, DSC
RoHS: 詳細信息
安裝風格: SMD/SMT
封裝 / 箱體: BGA-576
系列: ADSP-TS201S
產品: DSPs
核心: TigerSHARC
最大時鐘頻率: 600 MHz
L1緩存指令存儲器: -
L1緩存數據存儲器: -
數據 RAM 大小: 24 Mbit
工作電源電壓: 1.2 V
最小工作溫度: - 40 C
最大工作溫度: + 85 C
封裝: Tray
高度: 2.44 mm
長度: 25 mm
寬度: 25 mm
商標: Analog Devices
接口類型: Parallel
數據總線寬度: 32 bit
開發套件: ADZS-TS201S-EZLITE
I/O 電壓: 2.5 V
說明書類型: Fixed/Floating Point
濕度敏感性: Yes
內核數量: 1 Core
計時器/計數器數量: 2 Timer
處理器系列: TigerSHARC
產品類型: DSP - Digital Signal Processors & Controllers
工廠包裝數量: 44
子類別: Embedded Processors & Controllers
電源電壓-最大: 1.26 V
電源電壓-最小: 1.14 V
商標名: TigerSHARC