該器件具有一路配中心抽頭、差分、100 Ω片內端接電阻的差分輸入,支持直流耦合LVPECL、CML、3.3 V CMOS(單端)輸入和交流耦合1.8 V CMOS、LVDS、LVPECL輸入。 VREF引腳可用來為交流耦合輸入提供偏置。
ADCLK944具有4個全擺幅的發射極耦合邏輯(ECL)輸出驅動器。對于LVPECL(正ECL)輸出,可將 VCC偏置到正電源,VEE偏置到地。對于ECL輸出,可將 VCC偏置到地,VEE偏置到負電源。
ECL輸出級設計成將每端800 mV直接驅動至端接于VCC− 2 V的50 Ω電阻,從而獲得1.6 V的總差分輸出擺幅。
ADCLK944采用16引腳LFCSP封裝,額定工作溫度范圍為−40°C至+85°C的標準工業溫度范圍。
應用
低抖動時鐘分配 時鐘與數據信號恢復 電平轉換 無線通信 有線通信 醫療和工業成像 自動測試設備和高性能儀器儀表