HMC7044是一款高性能雙環路整數N分頻抖動衰減器,能夠選擇參考并生成超低相位噪聲的頻率,支持配有并行或串行(JESD204B型)接口的高速數據轉換器。 HMC7044具有兩個可通過SPI選擇的整數模式PLL和交疊的片內VCO,調諧范圍分別達2.5 GHz和3 GHz。 該器件旨在滿足GSM和LTE基站設計的要求,并通過多種時鐘管理和分配特性來簡化基帶和無線電卡時鐘樹的設計。 HMC7044提供14路低噪聲且可配置的輸出,可以靈活地與許多不同器件接口,包括數據轉換器、現場可編程門陣列(FPGA)和混頻器本振(LO)。
HMC7044的DCLK和SYSREF時鐘輸出可配置來支持CML、LVDS、LVPECL和LVCMOS等信號標準,不同的偏置設置則可抵消變化的板插入損耗。