AD9361S-CSL是一款高性能、高度集成的RF捷變收發器,設計用于3G和4G應用。它的可編程性和寬帶能力使其成為多種收發器應用的理想選擇。該器件集RF前端與靈活的混合信號基帶部分為一體,集成頻率合成器,為處理器提供可配置數字接口,從而簡化設計。AD9361S-CSL接收器LO的工作頻率范圍為70 MHz至6.0 GHz,發射器LO的工作頻率范圍為46.875 MHz至6.0 GHz,涵蓋大部分特許執照和免執照頻段。支持的通道帶寬范圍為200 kHz以下至56 MHz。
兩個獨立的直接變頻接收器擁有出色的噪聲系數和線性度。每個接收子系統都擁有獨立的自動增益控制(AGC)、直流失調校正、正交校正和數字濾波功能,從而消除了在數字基帶中提供這些功能的必要性。AD9361S-CSL還擁有靈活的手動增益模式,支持外部控制。
每個通道搭載兩個高動態范圍模數轉換器(ADC),先將收到的同相(I)和正交(Q)信號進行數字化處理,然后將其傳過可配置抽取濾波器和128抽頭有限脈沖響應(FIR)濾波器,以相應的采樣率生成12位輸出信號。
發射器采用直接變頻架構,可實現較高的調制精度和超低的噪聲。這種發射器設計能夠實現出色的發射誤差矢量幅度(EVM),數值不到−40 dB,可為外部功率放大器(PA)的選擇留出可觀的系統裕量。板載發射電源監控器可以用作電源檢測器,從而實現高度精確的發射電源測量。
完全集成的鎖相環(PLL)可針對所有接收和發射通道提供低功耗的小數N分頻頻率合成。設計中集成了頻分雙工(FDD)系統需要的通道隔離。還集成了所有壓控振蕩器(VCO)和環路濾波器元件。AD9361S-CSL采用10 mm × 10 mm、144引腳芯片級球柵陣列封裝(CSP_BGA)。