LMK1D2106RHARLMK1D2108RGZTLMK1D2106RHAT
LMK1D2106 和 LMK1D2108 時鐘緩沖器分配有兩個時鐘輸入(IN0 和 IN1),使得 LMK1D2108 總共有十六對差分 LVDS 時鐘輸出(OUT0 到 OUT15),LMK1D2106 有十二對時鐘輸出(OUT0 到 OUT11),并具有最小的時鐘分配偏移。每個緩沖器塊由一個輸入和最多六個 (LMK1D2106) 或八個 (LMK1D2108) LVDS 輸出組成。輸入可以是 LVDS、LVPECL、HCSL、CML 或 LVCMOS。
緩沖器件專為驅動 50 Ω 傳輸線而設計。在單端模式下驅動輸入時,將適當的偏置電壓施加到未使用的負輸入引腳。使用控制引腳 (EN),可以啟用或禁用輸出組。如果此引腳保持開路,則兩個組輸出都被啟用。如果控制引腳切換到邏輯 0,則組輸出被禁用(靜態邏輯 0)。如果控制引腳切換到邏輯 1,則一個組的輸出被禁用,而另一組的輸出被啟用。
LMK1D2106/8 支持故障保護功能,包含輸入熱遲滯,可防止在沒有輸入信號的情況下輸出隨機振蕩。該器件在 1.8 V、2.5 V 或 3.3 V 電源環境下運行,環境溫度范圍為 -40°C 至 +105°C。
特性 高性能 LVDS 時鐘緩沖器:高達 2 GHz 雙 1:6 差分緩沖器 (LMK1D2106) 雙 1:8 差分緩沖器 (LMK1D2108) 電源電壓范圍:1.71 V 至 3.465 V 低附加抖動:在 156.25 MHz,12 kHz 至 20 MHz 時,小于 60 fsRMS(最大值) 極低的相位噪聲基底:-164 dBc/Hz(典型值) 極低的傳播延遲:小于 575 ps(最大值) 輸出偏移:20 ps(最大值) 高擺幅 LVDS(升壓模式):當 AMP_SEL = 1 時,500 mV VOD(典型值) 使用 EN 引腳啟用/禁用 故障安全輸入操作 通用輸入:LVDS、LVPECL、LVCMOS、HCSL 和 CML 信號電平 LVDS 參考電壓 VAC_REF可用于容性耦合輸入 工業溫度范圍:-40°C 至 +105°C 封裝: LMK1D2106:6 mm x 6 mm,40 引腳 VQFN (RHA) LMK1D2108:7 mm x 7 mm,48 引腳 VQFN (RGZ) 應用 電信及網絡 醫療成像 測試與計量 無線基礎設施 專業音頻、視頻和標牌