可編程類型 系統內可編程(最少 10,000 次編程/擦除循環)
延遲時間 tpd(1) 最大值 7.5ns
電源電壓 - 內部 3 V ~ 3.6 V
邏輯元件/塊數 8
宏單元數 144
柵極數 3200
I/O 數 117
工作溫度 0°C ~ 70°C
安裝類型 表面貼裝
封裝/外殼 144-LQFP
供應商器件封裝 144-TQFP(20x20)
在PC機上將編輯好的8路波形數據文件和1路三態控制數據文件分別裝載到64K×8的靜態存儲器和64K×4的靜態存儲器中。波形文件的裝載是通過VXI總線的地址譯碼選擇A1~A5中某一配置寄存器的地址,再結合寫操作來完成的。由于VXI總線每進行一次寫操作,都會產生一個低電平有效的脈沖信號LATCH*,LATCH*信號將8路信號的8位編碼波形數據和1位三態控制數據存入寄存器,當進行下一個寫操作時,完成下8位編碼波形數據和三態控制數據的裝載,直至所有的波形數據裝載完畢。波形數據文件的裝載在LabWindows/CVI所開發的驅動程序作用下工作,當系統加電或軟件復位時,16位地址計數器的初始地置為0000H,在16位地址計數器的作用下,能夠實現0000H~FFFFH或任一指定地址范圍的數據加載。
當驅動程序輸出波形文件時,指定某一起始地址作為16位的地址計數器的當努、當發出允許輸出信號時,由可編輯分頻器所分頻的時鐘信號同時加到16位地址計數器、輸出觸發器74ACT11825以及D觸發器SN74ACT74上,在時鐘信號的作用下,16位地址計數器開始計數。靜態存儲器采用的是CYPRESS公司的CY74194芯片,從地址有效到數據輸出的最小延遲時間為12ns,存儲器輸出的8路波形數據DAIN[70]和1路三態控制信號CIN作用在輸出芯片74ACT11825上,如圖2所示。當三態控制存儲器輸出的信號為低電平時,輸出的波形數據與靜態存儲器中選通的波形數據;當三態控制存儲器輸出的信號為高電平時,則74ACT11825的時鐘允許信號線無效,此時的高電平信號經過SN74ACT74觸發器的輸出端,作用在74ACT11825的輸出使能端上,使輸出信號為高阻態。