平均傳輸延遲時間
發布時間:2016/12/13 23:01:52 訪問次數:4281
平均傳輸延遲時間。緯d是衡量門電路開關速度的參數,是指輸出波形邊沿的0,比廠m至輸入MSL2021-IN波形對應邊沿0,5Um的時問間隔,如圖14.6(a)所示。圖中,rrllI'為導通延遲時間,∠pdΙ為截止延遲時間,平均傳輸延遲時間為rpd測試電路如圖14.6(b)所示,由于TTI'門電路的延遲時間較小,直接測量時對信號發生器和示波器的性能要求較高,故實驗采用測量由奇數個與非門組成的環形振蕩器的振蕩周期T來求得。其I作原理是:假設電路在接通電源后某一瞬間,電路中的A點為邏輯“1”,經過3級門的延時后,使A點由原來的邏輯△”變為邏輯“O”;再經過3級門的延時后,A點電平又重新回到邏輯“1”。電路的其他各點電平也跟隨變化。這說明使A點發生一個周期的振蕩,必須經過6級門的延遲時間。
平均傳輸延遲時間。緯d是衡量門電路開關速度的參數,是指輸出波形邊沿的0,比廠m至輸入MSL2021-IN波形對應邊沿0,5Um的時問間隔,如圖14.6(a)所示。圖中,rrllI'為導通延遲時間,∠pdΙ為截止延遲時間,平均傳輸延遲時間為rpd測試電路如圖14.6(b)所示,由于TTI'門電路的延遲時間較小,直接測量時對信號發生器和示波器的性能要求較高,故實驗采用測量由奇數個與非門組成的環形振蕩器的振蕩周期T來求得。其I作原理是:假設電路在接通電源后某一瞬間,電路中的A點為邏輯“1”,經過3級門的延時后,使A點由原來的邏輯△”變為邏輯“O”;再經過3級門的延時后,A點電平又重新回到邏輯“1”。電路的其他各點電平也跟隨變化。這說明使A點發生一個周期的振蕩,必須經過6級門的延遲時間。