時鐘電路的PCB走線設計
發布時間:2017/3/6 21:42:07 訪問次數:447
時鐘電路在數字電路中占有重要地位,同時時鐘電路也是產生電磁騷擾的主要來源。MAX232DR一個具有2nAs上升沿的時鐘信號輻射能量的頻譜可達160MHz,其可能輻射的帶寬可達十倍頻,即能達1.6GHz。因此,設計好時鐘電路是保證達到整機輻射指標的關鍵。時鐘電路設計的主要問題有如下幾個方面。
1.阻抗控制
計算和控制各種由PCB線條構成的微帶線和微帶波導的波阻抗、相移常數、衰減常數等,使其滿足設計要求。
2.傳輸延遲和阻抗匹配
由PCB走線的相移常數計算時鐘脈沖的延遲,當延遲達到一定數值時,就要進行阻抗匹配,以免發生終端反射,該反射會使時鐘信號抖動或發生過沖。阻抗匹配方法有串聯電阻、并聯電阻、戴維南網絡、RC網絡、二極管陣列等。
PCB走線上接入較多容性負載的影響
接在PCB走線上的容性負載對走線的波阻抗有較大的影響。特別是對總線結構的電路,容性負載的影響往往是要考慮的關鍵因素。
時鐘電路在數字電路中占有重要地位,同時時鐘電路也是產生電磁騷擾的主要來源。MAX232DR一個具有2nAs上升沿的時鐘信號輻射能量的頻譜可達160MHz,其可能輻射的帶寬可達十倍頻,即能達1.6GHz。因此,設計好時鐘電路是保證達到整機輻射指標的關鍵。時鐘電路設計的主要問題有如下幾個方面。
1.阻抗控制
計算和控制各種由PCB線條構成的微帶線和微帶波導的波阻抗、相移常數、衰減常數等,使其滿足設計要求。
2.傳輸延遲和阻抗匹配
由PCB走線的相移常數計算時鐘脈沖的延遲,當延遲達到一定數值時,就要進行阻抗匹配,以免發生終端反射,該反射會使時鐘信號抖動或發生過沖。阻抗匹配方法有串聯電阻、并聯電阻、戴維南網絡、RC網絡、二極管陣列等。
PCB走線上接入較多容性負載的影響
接在PCB走線上的容性負載對走線的波阻抗有較大的影響。特別是對總線結構的電路,容性負載的影響往往是要考慮的關鍵因素。
上一篇:PCB的旁路電容與去耦電容的設計
上一篇:磁通量最小化