輸出邏輯控制MINV和LINV
發布時間:2018/2/5 22:15:51 訪問次數:631
●輸出邏輯控制MINV和LINV。與ECL兼容的數字控制可以改變輸出代碼,如從直接二進制碼變到二進制補碼(參見表4,5,8)。當MINV或LINV斷開時,HZICFX2189A18X0G它們處在邏輯0狀態,通過一個二極管或一個3.吸Ω電阻與AGND連接,就得到邏輯1狀態。
●數字輸出DO~D7。當負載為50Ω時,輸出幅度可達9VECL電平。當負載為150Ω~1kΩ時,輸出幅度可達犭,2V。
●基準輸入VRBF,VV,VRTF。芯片上有兩個基準輸入制噪聲,應將VRz旁路到AGND(接一個0.1uF電容)。
●PLCC封裝⒁4腳)基準輸入VRBF,VRBS,VR1,VR2,VR3,VRTF,VRTs。片上有5個外加基準電壓端子,從2V(VRBFl到AGND(VRTF)。它們可以用于控制在整個溫度范圍內的積分線性。抽頭端子可以由運放驅動(參見圖4.5.17)。若要進一步抑制噪聲,應加0.01uF電容旁路到AGND。VRB和VRT用于調節最高和最低基準電壓值。
●無連接端子NC。所有NC引腳在左邊的連到DGND上,在右邊的連到AGND上。
●數據準備好和數據準備反相信號DREADY,DRINV(僅狃腳封裝形式有)。數據準備好引腳是一個標志位,當數據有效或準備好被接收時,輸出一個高電平或低電平。從考慮MAX1125譯碼器與鎖存器的定時關系來看,這個信號非常必要。特別在與高速存儲器接口時,這一功能非常有用的。用數據準備好輸出來鎖存輸出數據可保證最小的數據建立時間和保持時間。DRINV是數據準備好信號的反相。
●過量程輸入D:(僅0z+腳封裝形式有)。當MAX1125處于過量程范圍時,D:為高電平,而且所有數據輸出為高,這可以使MAX1125組成更高分辨率的系統。
●輸出邏輯控制MINV和LINV。與ECL兼容的數字控制可以改變輸出代碼,如從直接二進制碼變到二進制補碼(參見表4,5,8)。當MINV或LINV斷開時,HZICFX2189A18X0G它們處在邏輯0狀態,通過一個二極管或一個3.吸Ω電阻與AGND連接,就得到邏輯1狀態。
●數字輸出DO~D7。當負載為50Ω時,輸出幅度可達9VECL電平。當負載為150Ω~1kΩ時,輸出幅度可達犭,2V。
●基準輸入VRBF,VV,VRTF。芯片上有兩個基準輸入制噪聲,應將VRz旁路到AGND(接一個0.1uF電容)。
●PLCC封裝⒁4腳)基準輸入VRBF,VRBS,VR1,VR2,VR3,VRTF,VRTs。片上有5個外加基準電壓端子,從2V(VRBFl到AGND(VRTF)。它們可以用于控制在整個溫度范圍內的積分線性。抽頭端子可以由運放驅動(參見圖4.5.17)。若要進一步抑制噪聲,應加0.01uF電容旁路到AGND。VRB和VRT用于調節最高和最低基準電壓值。
●無連接端子NC。所有NC引腳在左邊的連到DGND上,在右邊的連到AGND上。
●數據準備好和數據準備反相信號DREADY,DRINV(僅狃腳封裝形式有)。數據準備好引腳是一個標志位,當數據有效或準備好被接收時,輸出一個高電平或低電平。從考慮MAX1125譯碼器與鎖存器的定時關系來看,這個信號非常必要。特別在與高速存儲器接口時,這一功能非常有用的。用數據準備好輸出來鎖存輸出數據可保證最小的數據建立時間和保持時間。DRINV是數據準備好信號的反相。
●過量程輸入D:(僅0z+腳封裝形式有)。當MAX1125處于過量程范圍時,D:為高電平,而且所有數據輸出為高,這可以使MAX1125組成更高分辨率的系統。
上一篇:MAX1125的輸出編碼
上一篇:ADC接口電路設計舉例
熱門點擊
- 單相橋式全控整流電路帶阻感負載電路
- 方波整形為正弦波的電路設計
- 信號整形電路設計
- 4051的內部結構及其引腳圖
- 三相橋式全控整流電路的原理圖
- 繞焊通常是為了增加焊接點的強度
- PLCC封裝各引腳功能如下
- 復式濾波
- 晶體管輸出型光電耦合器驅動電路
- GTR的主要參數
推薦技術資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細]