CMOS微控制器和發射器電路
發布時間:2020/8/19 0:25:03 訪問次數:1092
rfPIC12C509AF內部結構包括一個完整的8位CMOS微控制器電路和發射器電路,以下介紹發射器電路。發射器電路方框圖。
發射器是一個完整的集成UHF ASK/FSK發射電路,由石英晶體振蕩器、鎖相環電路(PLL)、集電極開路的輸出功率可變放大器PA(Power Amplifier)和模式控制邏輯(mode control logic)所組成。外接元件有旁路電容、晶振和PLL回路濾波器,能實現ASK和FSK的操作。
引腳VDDRF和VSSRF分別是發射器電路的電源供給端和接地端。這些電源腳與微控制器的電源供給腳VDD和VSS是相互獨立的.
C1取值22~1000pF,C2取值47~1000pF。
發射器中心頻率(fc):fc=(fMAX+fMIN)/2
發射器頻率偏差:Δf=(fMAX-fMIN)/2
石英晶體振蕩器有1個四分頻(Divide by 4)電路,此電路通過時鐘輸出(CLKOUT)引腳輸出時鐘。CLKOUT時鐘輸出信號可作為微控制器的輸入或其它外圍電路的穩定基準頻率。注意千萬不要將CLKOUT信號連接到PIC微控制器的OSC1輸入端,因為PIC微控制器沒有時鐘信號就不能工作,此時發射器的振蕩器也不能工作。這時PIC微控制器需要從外部引入時鐘或經過內部RC振蕩器產生時鐘。當應用中需要穩定的基準頻率時,可將CLKOUT腳連接到GP2/T0CKI輸入上,并且使用TIMER0模塊。為了使干擾信號習盡可能小,應對CLKOUT有速率限制。CLKOUT的電壓幅值由在CLKOUT腳上的充電電容決定(2VPP,5pF)。
鎖相環電路(PLL)由相頻檢波器(phase frequency detector)、充電泵(charge pump)、壓控振蕩器VCO(Voltage Controlled Oscillator)和固定的32分頻器(fixed divide by 32)組成。引腳LF連接1個外部回路濾波器。這個回路濾波器控制PLL的動態范圍和起始鎖定時間。
PLL的輸出給功率入大器(PA)。集電極開路輸出的不同值可直接驅動閉環天線(ANT1、ANT2)或經過1個阻抗匹配網絡或平衡-不平衡變換器改變成單端口輸出。引腳ANT1和ANT2為集電極開路輸出,必須通過負載上拉到VDDRF。
PA的差動輸出應該匹配1個1kΩ的負載電阻。當匹配不合理時會導致過度的干擾和諧波輻射。發射輸出功率可以通過改變PS/DATAASK腳的電壓調節成+2~-12dBm中的6個等分值。
在FSK的操作中,PS/DATAASK腳只能作為功率選擇腳(PS)使用。1個20μA的內部電流源輸出電流流入PS/DATAASK腳,通過電阻R2產生一個電壓降,作為功率控制電壓(VPS)控制發射輸出功率。VPS控制PA的偏置電流,高的發射功率需要較大的偏置電流。
為了實現ASK操作,PA/DATAASK腳的功能是控制功率放大器PA導通或關斷。分壓網絡上的R1和R2是為了確定VPS,以達到選擇發射器輸出功率的目的。假如要得到最大發射器輸出功率,可以把引腳GP0和PA/DATAASK直接連接起來。
邏輯控制模引式腳RFENIN控制著發射器的操作。當RFENIN=1時,發射器和CLKOUT在工作模式;當RFENIN=0時,發射器和CLKOUT進入待機模式。在待機模式時,發射機產生很小的電流。REFNIN腳在內部有1個下拉電阻。
(素材來源:eccn和21ic.如涉版權請聯系刪除。特別感謝)rfPIC12C509AF內部結構包括一個完整的8位CMOS微控制器電路和發射器電路,以下介紹發射器電路。發射器電路方框圖。
發射器是一個完整的集成UHF ASK/FSK發射電路,由石英晶體振蕩器、鎖相環電路(PLL)、集電極開路的輸出功率可變放大器PA(Power Amplifier)和模式控制邏輯(mode control logic)所組成。外接元件有旁路電容、晶振和PLL回路濾波器,能實現ASK和FSK的操作。
引腳VDDRF和VSSRF分別是發射器電路的電源供給端和接地端。這些電源腳與微控制器的電源供給腳VDD和VSS是相互獨立的.
C1取值22~1000pF,C2取值47~1000pF。
發射器中心頻率(fc):fc=(fMAX+fMIN)/2
發射器頻率偏差:Δf=(fMAX-fMIN)/2
石英晶體振蕩器有1個四分頻(Divide by 4)電路,此電路通過時鐘輸出(CLKOUT)引腳輸出時鐘。CLKOUT時鐘輸出信號可作為微控制器的輸入或其它外圍電路的穩定基準頻率。注意千萬不要將CLKOUT信號連接到PIC微控制器的OSC1輸入端,因為PIC微控制器沒有時鐘信號就不能工作,此時發射器的振蕩器也不能工作。這時PIC微控制器需要從外部引入時鐘或經過內部RC振蕩器產生時鐘。當應用中需要穩定的基準頻率時,可將CLKOUT腳連接到GP2/T0CKI輸入上,并且使用TIMER0模塊。為了使干擾信號習盡可能小,應對CLKOUT有速率限制。CLKOUT的電壓幅值由在CLKOUT腳上的充電電容決定(2VPP,5pF)。
鎖相環電路(PLL)由相頻檢波器(phase frequency detector)、充電泵(charge pump)、壓控振蕩器VCO(Voltage Controlled Oscillator)和固定的32分頻器(fixed divide by 32)組成。引腳LF連接1個外部回路濾波器。這個回路濾波器控制PLL的動態范圍和起始鎖定時間。
PLL的輸出給功率入大器(PA)。集電極開路輸出的不同值可直接驅動閉環天線(ANT1、ANT2)或經過1個阻抗匹配網絡或平衡-不平衡變換器改變成單端口輸出。引腳ANT1和ANT2為集電極開路輸出,必須通過負載上拉到VDDRF。
PA的差動輸出應該匹配1個1kΩ的負載電阻。當匹配不合理時會導致過度的干擾和諧波輻射。發射輸出功率可以通過改變PS/DATAASK腳的電壓調節成+2~-12dBm中的6個等分值。
在FSK的操作中,PS/DATAASK腳只能作為功率選擇腳(PS)使用。1個20μA的內部電流源輸出電流流入PS/DATAASK腳,通過電阻R2產生一個電壓降,作為功率控制電壓(VPS)控制發射輸出功率。VPS控制PA的偏置電流,高的發射功率需要較大的偏置電流。
為了實現ASK操作,PA/DATAASK腳的功能是控制功率放大器PA導通或關斷。分壓網絡上的R1和R2是為了確定VPS,以達到選擇發射器輸出功率的目的。假如要得到最大發射器輸出功率,可以把引腳GP0和PA/DATAASK直接連接起來。
邏輯控制模引式腳RFENIN控制著發射器的操作。當RFENIN=1時,發射器和CLKOUT在工作模式;當RFENIN=0時,發射器和CLKOUT進入待機模式。在待機模式時,發射機產生很小的電流。REFNIN腳在內部有1個下拉電阻。
(素材來源:eccn和21ic.如涉版權請聯系刪除。特別感謝)上一篇:高壓氮化鎵功率晶體管固態斷路器