ICExplorer-XTop核心技術雙路運算放大器
發布時間:2020/12/5 13:29:40 訪問次數:818
新一代的時序優化解決方案ICExplorer-XTop,繼承并增強了對先進工藝下芯片物理布局布線約束的支持,其核心算法經過多線程并行運算的強化,大幅度提高了軟件運算的速度,可以在先進的16/14/10納米FinFET工藝制程和其它成熟的制程節點下,快速完成多目標的時序優化,有效減少設計迭代周期。ICExplorer-XTop核心技術包括:
全新的分布式并行軟件架構,更好的支持多角多模MCMM條件下各個工作場景,減少了大規模設計對內存的占用需求,進一步加快運算速度。設計優化前的準備過程支持增量化配置,時序優化的過程中可以隨時保存或恢復會話場景,用戶使用體驗更加方便快捷。
產品名稱:NJM2732
功能名稱:軌至軌輸入/輸出型雙路運算放大器
(滿擺幅,Rail to Rail)
概要NJM2732是雙路運算放大器,帶軌至軌輸入和輸出,工作電壓可低至1.8V。輸入和輸出滿擺幅提供寬動態范圍(從接地到電源電平)。加上接地感測,NJM2732還能夠檢測電源電壓的電流。其特性是低噪聲和低工作電壓,用于電池管理、便攜式音響應用等。
特征
工作電壓 (1.8到6.0V)
軌至軌輸入 (V+=5V時,VICM=0到5.0V)
軌至軌輸出 (VOH≧4.9V/ VOL≦0.1V, at V+=5V, RL=20kΩ) 負荷驅動能力 (VOH≧4.75V/ VOL≦0.25V at V+=5V,RL=2kΩ)
輸入失調電壓 (最大5mV)
轉換速率 (一般為0.4V/μs)
低輸入電壓噪聲 (一般為10nV/√Hz)
足夠的相位裕度 (RL=2kΩ,使用電壓跟隨器時,ΦM一般為75度) 雙極技術
封裝 (DIP8, DMP8, SOP8 JEDEC 150mil, SSOP8, TVSP8)
Cadence Protium S1平臺可以確保多至數以百計的軟件開發者在開發流程的最早階段,就能專注于設計驗證和軟件開發,而不是原型驗證。結合Cadence Palladium Z1硬件仿真加速平臺的標準流程,使開發更平滑的從硬件仿真過渡到原型驗證,大大提升了我們的效率。
作為以太網、InfiniBand智能互聯解決方案與服務器、存儲和超集聚基礎架構的領先供應商,我們設計復雜度的持續增加,對驗證環節提出了更嚴苛的要求。Cadence Protium S1平臺與Palladium Z1硬件加速器憑借其業界領先的一致性,使我們能夠優化硬件加速和FPGA原型驗證之間的平衡。由于Protium S1平臺進行硬件回歸和軟件開發的速度遠高于硬件仿真,使得我們可以將Palladium Z1硬件加速器更加專注地用于硬件和軟件驗證領域的更高價值使用模式。
(素材來源:21IC和ttic.如涉版權請聯系刪除。特別感謝)
新一代的時序優化解決方案ICExplorer-XTop,繼承并增強了對先進工藝下芯片物理布局布線約束的支持,其核心算法經過多線程并行運算的強化,大幅度提高了軟件運算的速度,可以在先進的16/14/10納米FinFET工藝制程和其它成熟的制程節點下,快速完成多目標的時序優化,有效減少設計迭代周期。ICExplorer-XTop核心技術包括:
全新的分布式并行軟件架構,更好的支持多角多模MCMM條件下各個工作場景,減少了大規模設計對內存的占用需求,進一步加快運算速度。設計優化前的準備過程支持增量化配置,時序優化的過程中可以隨時保存或恢復會話場景,用戶使用體驗更加方便快捷。
產品名稱:NJM2732
功能名稱:軌至軌輸入/輸出型雙路運算放大器
(滿擺幅,Rail to Rail)
概要NJM2732是雙路運算放大器,帶軌至軌輸入和輸出,工作電壓可低至1.8V。輸入和輸出滿擺幅提供寬動態范圍(從接地到電源電平)。加上接地感測,NJM2732還能夠檢測電源電壓的電流。其特性是低噪聲和低工作電壓,用于電池管理、便攜式音響應用等。
特征
工作電壓 (1.8到6.0V)
軌至軌輸入 (V+=5V時,VICM=0到5.0V)
軌至軌輸出 (VOH≧4.9V/ VOL≦0.1V, at V+=5V, RL=20kΩ) 負荷驅動能力 (VOH≧4.75V/ VOL≦0.25V at V+=5V,RL=2kΩ)
輸入失調電壓 (最大5mV)
轉換速率 (一般為0.4V/μs)
低輸入電壓噪聲 (一般為10nV/√Hz)
足夠的相位裕度 (RL=2kΩ,使用電壓跟隨器時,ΦM一般為75度) 雙極技術
封裝 (DIP8, DMP8, SOP8 JEDEC 150mil, SSOP8, TVSP8)
Cadence Protium S1平臺可以確保多至數以百計的軟件開發者在開發流程的最早階段,就能專注于設計驗證和軟件開發,而不是原型驗證。結合Cadence Palladium Z1硬件仿真加速平臺的標準流程,使開發更平滑的從硬件仿真過渡到原型驗證,大大提升了我們的效率。
作為以太網、InfiniBand智能互聯解決方案與服務器、存儲和超集聚基礎架構的領先供應商,我們設計復雜度的持續增加,對驗證環節提出了更嚴苛的要求。Cadence Protium S1平臺與Palladium Z1硬件加速器憑借其業界領先的一致性,使我們能夠優化硬件加速和FPGA原型驗證之間的平衡。由于Protium S1平臺進行硬件回歸和軟件開發的速度遠高于硬件仿真,使得我們可以將Palladium Z1硬件加速器更加專注地用于硬件和軟件驗證領域的更高價值使用模式。
(素材來源:21IC和ttic.如涉版權請聯系刪除。特別感謝)