S2C S4 TAI Verification Module
發布時間:2011/6/8 9:28:16 訪問次數:1337
S2C公司
S2C公司總部設在美國加州硅谷,是全球領先的提供系統到芯片整體解決方案的供應商。S2C自2003年成立以來一直專注于提供快速SoC原型驗證解決方案,S2C提供:
基于FPGA的高速SoC原型驗證硬件及自動化軟件和調試工具
原型驗證就緒的IP (Prototype Ready™ IP),平臺和附件
系統級設計驗證和加速方案
S2C的價值體現在SoC/ASIC開發,我們的高素質的工程師團隊和以客戶為導向的銷售隊伍,能夠很好的理解客戶SoC設計開發的需求。S2C獨特的基于FPGA的電子系統級設計方案,采用了我們的TAI IP 技術的專利,使得設計工程師可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平臺 上整合成SoC設計原型。這使得用戶可以提早進行軟件開發,以縮短項目開發的進度。通過把高效的原型驗證方法學與大量的原型驗證就緒的IP(Prototype Ready IP)和先進的SoC驗證和加速決方案結合起來,S2C解決方案能夠顯著縮短SoC設計周期。
除了位于美國加州圣何塞市的總部,S2C目前在上海設有研發與運營中心,并在北京,深圳與臺灣新竹設有直接銷售與技術支持中心。S2C是SoCIP研討展覽會的主辦者,為亞太地區的SoC專業設計人員與國際上領先的IP和SoC解決方案供應商建立相互溝通的平臺。S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗證模式)、Debug Mode(調試模式)及Logic Mode(邏輯模式)。驗證模式使用SCE-MI或定制的C-API通過一條 x4-lane PCIe Gen2通道實現海量數據和PC之間的傳輸。在調試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時保持用戶的RTL名從而實現了多個FPGA的同步調試。在邏輯模式中,用戶能原型化一個設計,其容量能達到3.6M門。 Verification Module中所有的調試和驗證設置都在TAI Player Pro™中完成。
驗證模式利用TAI Verification Module的高速PCIe Gen2接口將大量驗證數據在PC和TAI Logic Module之間進行雙向快速地傳輸。該模式能將原型系統和仿真器直接連接進行同步仿真。C-API/SCE-MI(標準協同仿真建模接口) Pcle Gen2
TAI Verification Module
Transactors 執行端
TAI Logic Module
調試模式則利用了用戶現有的Altera SignalTap調試環境。TAI Verification Module從TAI Logic Module中的多個FPGA獲取用戶定義的信號通過JTAG接口與SignalTap連接。Quad S4 Logic Module中每個FPGA的120信號都接到了Verification Module的FPGA中。用戶能在Quad S4 Logic Module的每個FPGA中進行120 x N信號的路徑選擇。在最初的軟件發布版本,N固定在4上,但是在今后的版本中這將由用戶來定義。所有的用戶必須在設計綜合前在RTL級選擇Probes并且將它們按照每個FPGA120個probe來進行分組。TAI Player Pro自動采用的多路復用技術將來自多個FPGA的調試信號發送至Verification Module的單個AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap調試過程中的調試數據存儲在Verification Module FPGA的存儲器中只到預先設置的觸發條滿足。S4 TAI Verification Module能作為小規模的SoC或ASIC設計高達3.6M門容量的單個原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4個 LM連接器上共有480個外部I/O,x4 PCIe Gen2接口和2對SMA接口的千兆比特收發器。
TAI Verification Module硬件現在已供使用。SoC/ASIC原型解決方案供應商,S2C日前宣布他們已經開發了一種原型驗證產品,即TAI Verification Module(專利申請中)。它允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設計和用戶的電腦,使得用戶能夠使用大量數據和測試向量對FPGA原型中的用戶設計進行快速驗證。基于Altera Stratix-4 GX FPGA的TAI Verification Module將Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player軟件中,它能支持在多個FPGA進行RTL 級別調試。這項創新的技術在設計編譯過程中建立了多組,每組480個probe,從而使用戶能在不需要進行冗長的FPGA重新編譯的情形下在多個FPGA中查看數以千計的RTL級probe。
S2C公司總部設在美國加州硅谷,是全球領先的提供系統到芯片整體解決方案的供應商。S2C自2003年成立以來一直專注于提供快速SoC原型驗證解決方案,S2C提供:
基于FPGA的高速SoC原型驗證硬件及自動化軟件和調試工具
原型驗證就緒的IP (Prototype Ready™ IP),平臺和附件
系統級設計驗證和加速方案
S2C的價值體現在SoC/ASIC開發,我們的高素質的工程師團隊和以客戶為導向的銷售隊伍,能夠很好的理解客戶SoC設計開發的需求。S2C獨特的基于FPGA的電子系統級設計方案,采用了我們的TAI IP 技術的專利,使得設計工程師可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平臺 上整合成SoC設計原型。這使得用戶可以提早進行軟件開發,以縮短項目開發的進度。通過把高效的原型驗證方法學與大量的原型驗證就緒的IP(Prototype Ready IP)和先進的SoC驗證和加速決方案結合起來,S2C解決方案能夠顯著縮短SoC設計周期。
除了位于美國加州圣何塞市的總部,S2C目前在上海設有研發與運營中心,并在北京,深圳與臺灣新竹設有直接銷售與技術支持中心。S2C是SoCIP研討展覽會的主辦者,為亞太地區的SoC專業設計人員與國際上領先的IP和SoC解決方案供應商建立相互溝通的平臺。S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗證模式)、Debug Mode(調試模式)及Logic Mode(邏輯模式)。驗證模式使用SCE-MI或定制的C-API通過一條 x4-lane PCIe Gen2通道實現海量數據和PC之間的傳輸。在調試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時保持用戶的RTL名從而實現了多個FPGA的同步調試。在邏輯模式中,用戶能原型化一個設計,其容量能達到3.6M門。 Verification Module中所有的調試和驗證設置都在TAI Player Pro™中完成。
驗證模式利用TAI Verification Module的高速PCIe Gen2接口將大量驗證數據在PC和TAI Logic Module之間進行雙向快速地傳輸。該模式能將原型系統和仿真器直接連接進行同步仿真。C-API/SCE-MI(標準協同仿真建模接口) Pcle Gen2
TAI Verification Module
Transactors 執行端
TAI Logic Module
調試模式則利用了用戶現有的Altera SignalTap調試環境。TAI Verification Module從TAI Logic Module中的多個FPGA獲取用戶定義的信號通過JTAG接口與SignalTap連接。Quad S4 Logic Module中每個FPGA的120信號都接到了Verification Module的FPGA中。用戶能在Quad S4 Logic Module的每個FPGA中進行120 x N信號的路徑選擇。在最初的軟件發布版本,N固定在4上,但是在今后的版本中這將由用戶來定義。所有的用戶必須在設計綜合前在RTL級選擇Probes并且將它們按照每個FPGA120個probe來進行分組。TAI Player Pro自動采用的多路復用技術將來自多個FPGA的調試信號發送至Verification Module的單個AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap調試過程中的調試數據存儲在Verification Module FPGA的存儲器中只到預先設置的觸發條滿足。S4 TAI Verification Module能作為小規模的SoC或ASIC設計高達3.6M門容量的單個原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4個 LM連接器上共有480個外部I/O,x4 PCIe Gen2接口和2對SMA接口的千兆比特收發器。
TAI Verification Module硬件現在已供使用。SoC/ASIC原型解決方案供應商,S2C日前宣布他們已經開發了一種原型驗證產品,即TAI Verification Module(專利申請中)。它允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設計和用戶的電腦,使得用戶能夠使用大量數據和測試向量對FPGA原型中的用戶設計進行快速驗證。基于Altera Stratix-4 GX FPGA的TAI Verification Module將Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player軟件中,它能支持在多個FPGA進行RTL 級別調試。這項創新的技術在設計編譯過程中建立了多組,每組480個probe,從而使用戶能在不需要進行冗長的FPGA重新編譯的情形下在多個FPGA中查看數以千計的RTL級probe。
S2C公司
S2C公司總部設在美國加州硅谷,是全球領先的提供系統到芯片整體解決方案的供應商。S2C自2003年成立以來一直專注于提供快速SoC原型驗證解決方案,S2C提供:
基于FPGA的高速SoC原型驗證硬件及自動化軟件和調試工具
原型驗證就緒的IP (Prototype Ready™ IP),平臺和附件
系統級設計驗證和加速方案
S2C的價值體現在SoC/ASIC開發,我們的高素質的工程師團隊和以客戶為導向的銷售隊伍,能夠很好的理解客戶SoC設計開發的需求。S2C獨特的基于FPGA的電子系統級設計方案,采用了我們的TAI IP 技術的專利,使得設計工程師可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平臺 上整合成SoC設計原型。這使得用戶可以提早進行軟件開發,以縮短項目開發的進度。通過把高效的原型驗證方法學與大量的原型驗證就緒的IP(Prototype Ready IP)和先進的SoC驗證和加速決方案結合起來,S2C解決方案能夠顯著縮短SoC設計周期。
除了位于美國加州圣何塞市的總部,S2C目前在上海設有研發與運營中心,并在北京,深圳與臺灣新竹設有直接銷售與技術支持中心。S2C是SoCIP研討展覽會的主辦者,為亞太地區的SoC專業設計人員與國際上領先的IP和SoC解決方案供應商建立相互溝通的平臺。S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗證模式)、Debug Mode(調試模式)及Logic Mode(邏輯模式)。驗證模式使用SCE-MI或定制的C-API通過一條 x4-lane PCIe Gen2通道實現海量數據和PC之間的傳輸。在調試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時保持用戶的RTL名從而實現了多個FPGA的同步調試。在邏輯模式中,用戶能原型化一個設計,其容量能達到3.6M門。 Verification Module中所有的調試和驗證設置都在TAI Player Pro™中完成。
驗證模式利用TAI Verification Module的高速PCIe Gen2接口將大量驗證數據在PC和TAI Logic Module之間進行雙向快速地傳輸。該模式能將原型系統和仿真器直接連接進行同步仿真。C-API/SCE-MI(標準協同仿真建模接口) Pcle Gen2
TAI Verification Module
Transactors 執行端
TAI Logic Module
調試模式則利用了用戶現有的Altera SignalTap調試環境。TAI Verification Module從TAI Logic Module中的多個FPGA獲取用戶定義的信號通過JTAG接口與SignalTap連接。Quad S4 Logic Module中每個FPGA的120信號都接到了Verification Module的FPGA中。用戶能在Quad S4 Logic Module的每個FPGA中進行120 x N信號的路徑選擇。在最初的軟件發布版本,N固定在4上,但是在今后的版本中這將由用戶來定義。所有的用戶必須在設計綜合前在RTL級選擇Probes并且將它們按照每個FPGA120個probe來進行分組。TAI Player Pro自動采用的多路復用技術將來自多個FPGA的調試信號發送至Verification Module的單個AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap調試過程中的調試數據存儲在Verification Module FPGA的存儲器中只到預先設置的觸發條滿足。S4 TAI Verification Module能作為小規模的SoC或ASIC設計高達3.6M門容量的單個原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4個 LM連接器上共有480個外部I/O,x4 PCIe Gen2接口和2對SMA接口的千兆比特收發器。
TAI Verification Module硬件現在已供使用。SoC/ASIC原型解決方案供應商,S2C日前宣布他們已經開發了一種原型驗證產品,即TAI Verification Module(專利申請中)。它允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設計和用戶的電腦,使得用戶能夠使用大量數據和測試向量對FPGA原型中的用戶設計進行快速驗證。基于Altera Stratix-4 GX FPGA的TAI Verification Module將Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player軟件中,它能支持在多個FPGA進行RTL 級別調試。這項創新的技術在設計編譯過程中建立了多組,每組480個probe,從而使用戶能在不需要進行冗長的FPGA重新編譯的情形下在多個FPGA中查看數以千計的RTL級probe。
S2C公司總部設在美國加州硅谷,是全球領先的提供系統到芯片整體解決方案的供應商。S2C自2003年成立以來一直專注于提供快速SoC原型驗證解決方案,S2C提供:
基于FPGA的高速SoC原型驗證硬件及自動化軟件和調試工具
原型驗證就緒的IP (Prototype Ready™ IP),平臺和附件
系統級設計驗證和加速方案
S2C的價值體現在SoC/ASIC開發,我們的高素質的工程師團隊和以客戶為導向的銷售隊伍,能夠很好的理解客戶SoC設計開發的需求。S2C獨特的基于FPGA的電子系統級設計方案,采用了我們的TAI IP 技術的專利,使得設計工程師可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平臺 上整合成SoC設計原型。這使得用戶可以提早進行軟件開發,以縮短項目開發的進度。通過把高效的原型驗證方法學與大量的原型驗證就緒的IP(Prototype Ready IP)和先進的SoC驗證和加速決方案結合起來,S2C解決方案能夠顯著縮短SoC設計周期。
除了位于美國加州圣何塞市的總部,S2C目前在上海設有研發與運營中心,并在北京,深圳與臺灣新竹設有直接銷售與技術支持中心。S2C是SoCIP研討展覽會的主辦者,為亞太地區的SoC專業設計人員與國際上領先的IP和SoC解決方案供應商建立相互溝通的平臺。S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗證模式)、Debug Mode(調試模式)及Logic Mode(邏輯模式)。驗證模式使用SCE-MI或定制的C-API通過一條 x4-lane PCIe Gen2通道實現海量數據和PC之間的傳輸。在調試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時保持用戶的RTL名從而實現了多個FPGA的同步調試。在邏輯模式中,用戶能原型化一個設計,其容量能達到3.6M門。 Verification Module中所有的調試和驗證設置都在TAI Player Pro™中完成。
驗證模式利用TAI Verification Module的高速PCIe Gen2接口將大量驗證數據在PC和TAI Logic Module之間進行雙向快速地傳輸。該模式能將原型系統和仿真器直接連接進行同步仿真。C-API/SCE-MI(標準協同仿真建模接口) Pcle Gen2
TAI Verification Module
Transactors 執行端
TAI Logic Module
調試模式則利用了用戶現有的Altera SignalTap調試環境。TAI Verification Module從TAI Logic Module中的多個FPGA獲取用戶定義的信號通過JTAG接口與SignalTap連接。Quad S4 Logic Module中每個FPGA的120信號都接到了Verification Module的FPGA中。用戶能在Quad S4 Logic Module的每個FPGA中進行120 x N信號的路徑選擇。在最初的軟件發布版本,N固定在4上,但是在今后的版本中這將由用戶來定義。所有的用戶必須在設計綜合前在RTL級選擇Probes并且將它們按照每個FPGA120個probe來進行分組。TAI Player Pro自動采用的多路復用技術將來自多個FPGA的調試信號發送至Verification Module的單個AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap調試過程中的調試數據存儲在Verification Module FPGA的存儲器中只到預先設置的觸發條滿足。S4 TAI Verification Module能作為小規模的SoC或ASIC設計高達3.6M門容量的單個原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4個 LM連接器上共有480個外部I/O,x4 PCIe Gen2接口和2對SMA接口的千兆比特收發器。
TAI Verification Module硬件現在已供使用。SoC/ASIC原型解決方案供應商,S2C日前宣布他們已經開發了一種原型驗證產品,即TAI Verification Module(專利申請中)。它允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設計和用戶的電腦,使得用戶能夠使用大量數據和測試向量對FPGA原型中的用戶設計進行快速驗證。基于Altera Stratix-4 GX FPGA的TAI Verification Module將Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player軟件中,它能支持在多個FPGA進行RTL 級別調試。這項創新的技術在設計編譯過程中建立了多組,每組480個probe,從而使用戶能在不需要進行冗長的FPGA重新編譯的情形下在多個FPGA中查看數以千計的RTL級probe。
上一篇:盛群推:大容量微控制器
上一篇:TI 推 OMAP4470
熱門點擊
- HT16C22
- LVB2560
- A4950
- MOSFET——F-Cell
- Xilinx推Zynq系列
- N9038A
- maXTouch™ E系列單芯片
- Marvell:88E6250和88E622
- TEA1753T
- 三星HS3000
推薦技術資料
- 中國傳媒大學傳媒博物館開
- 傳媒博物館開館儀式隆童舉行。教育都i國家廣電總局等部門... [詳細]