91精品一区二区三区久久久久久_欧美一级特黄大片色_欧美一区二区人人喊爽_精品一区二区三区av

位置:51電子網 » 技術資料 » EDA/PLD

LM4890MM-X 門電路與負載之間的匹配

發布時間:2019/10/12 17:56:07 訪問次數:2207

LM4890MM-X如果要求請求信號RE和允許信號A乙均為高電平有效,而芯片IC的使能端EⅣ仍為低有效,可以采用如圖3.5.7(a)所示的控制電路。G2門可以看成是輸人為高電平有效,輸出為低電平有效的與門,用一片包含4個2輸入的與非門74HCT00實現。

如果要求請求信號RE和允許信號Al均為低電平有效,而芯片IC的使能端EⅣ為高電平有效,則采用如圖3.5.7(b)所示的控制電路。G2門可以看成是輸人為低電平有效,輸出為高電平有效的與門。根據圖3.5,2可知,G2門是或非門的等效符號,可以用或非門74HCT02實現。

同理,如果要求請求信號RE和允許信號AL均為高電平有效,芯片IC的使能信號也為高電平有效,則采用如圖3.5.7(c)所示的控制電路。G2門為輸人、輸出均是高電平有效的與門,用與門74HCT08實現。

列出正邏輯體系或非門和負邏輯體系與非門的真值表,并說明兩者的等效關系。

為什么說邏輯符號及其等效符號不是正負邏輯關系?

對于小圓圈在輸人端或者是輸出端的非門,其邏輯運算結果是否相同,所表達的含義是否相同?

以上討論了幾種邏輯門電路,重點討論了CMOs和TTL兩種電路。在具體的應用中,可以根據傳輸延遲時間、功耗、噪聲容限、帶負載能力等要求來選擇器件。有時需要將兩種邏輯系列的器件混合使用,因此就出現了不同邏輯門電路之間的接口問題,以及門電路與負載之間的匹配等問題。下面對幾個實際問題進行討論。

各種門電路之間的接口問題

在數字電路或系統的設計中,往往由于工作速度或者功耗指標的要求,需要將多種邏輯器件混合使用,例如,同時使用CMOs和TTL兩種器件。由于不同邏輯器件的電壓和電流參數各不相同,因而需要采用接口電路,一般需要考慮以下因素:

第一是邏輯門電路的扇出問題,即驅動器件必須能對負載器件提供足夠的灌電流或者拉電流。

灌電流情況下應滿足:  iol(max)≥JIL(total)          (3・6・1)

拉電流情況下應滿足:  ioh(max)≥rm(total)          (3.6.2)

第二是邏輯電平兼容性問題,驅動器件的輸出電壓必須滿足負載器件所要求的高電平或者低電平輸入電壓的范圍。即

voh(min)≥vIn(min)           (3.6.3)

vol(max)≤vIL(max)         (⒊6.4)

其余如噪聲容限、輸入和輸出電容以及開關速度等參數在某些設計中也必須予以考慮。下面分別就5V供電電壓的CMOs電路與TTL電路,以及不同供電電壓的邏輯電路之間的接口問題進行討論。





LM4890MM-X如果要求請求信號RE和允許信號A乙均為高電平有效,而芯片IC的使能端EⅣ仍為低有效,可以采用如圖3.5.7(a)所示的控制電路。G2門可以看成是輸人為高電平有效,輸出為低電平有效的與門,用一片包含4個2輸入的與非門74HCT00實現。

如果要求請求信號RE和允許信號Al均為低電平有效,而芯片IC的使能端EⅣ為高電平有效,則采用如圖3.5.7(b)所示的控制電路。G2門可以看成是輸人為低電平有效,輸出為高電平有效的與門。根據圖3.5,2可知,G2門是或非門的等效符號,可以用或非門74HCT02實現。

同理,如果要求請求信號RE和允許信號AL均為高電平有效,芯片IC的使能信號也為高電平有效,則采用如圖3.5.7(c)所示的控制電路。G2門為輸人、輸出均是高電平有效的與門,用與門74HCT08實現。

列出正邏輯體系或非門和負邏輯體系與非門的真值表,并說明兩者的等效關系。

為什么說邏輯符號及其等效符號不是正負邏輯關系?

對于小圓圈在輸人端或者是輸出端的非門,其邏輯運算結果是否相同,所表達的含義是否相同?

以上討論了幾種邏輯門電路,重點討論了CMOs和TTL兩種電路。在具體的應用中,可以根據傳輸延遲時間、功耗、噪聲容限、帶負載能力等要求來選擇器件。有時需要將兩種邏輯系列的器件混合使用,因此就出現了不同邏輯門電路之間的接口問題,以及門電路與負載之間的匹配等問題。下面對幾個實際問題進行討論。

各種門電路之間的接口問題

在數字電路或系統的設計中,往往由于工作速度或者功耗指標的要求,需要將多種邏輯器件混合使用,例如,同時使用CMOs和TTL兩種器件。由于不同邏輯器件的電壓和電流參數各不相同,因而需要采用接口電路,一般需要考慮以下因素:

第一是邏輯門電路的扇出問題,即驅動器件必須能對負載器件提供足夠的灌電流或者拉電流。

灌電流情況下應滿足:  iol(max)≥JIL(total)          (3・6・1)

拉電流情況下應滿足:  ioh(max)≥rm(total)          (3.6.2)

第二是邏輯電平兼容性問題,驅動器件的輸出電壓必須滿足負載器件所要求的高電平或者低電平輸入電壓的范圍。即

voh(min)≥vIn(min)           (3.6.3)

vol(max)≤vIL(max)         (⒊6.4)

其余如噪聲容限、輸入和輸出電容以及開關速度等參數在某些設計中也必須予以考慮。下面分別就5V供電電壓的CMOs電路與TTL電路,以及不同供電電壓的邏輯電路之間的接口問題進行討論。





熱門點擊

 

推薦技術資料

聲道前級設計特點
    與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細]
版權所有:51dzw.COM
深圳服務熱線:13751165337  13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)
公網安備44030402000607
深圳市碧威特網絡技術有限公司
付款方式


 復制成功!
大安市| 正宁县| 漳平市| 吴江市| 辽源市| 龙陵县| 大埔县| 泰和县| 长宁区| 济宁市| 平阳县| 海南省| 岱山县| 鄂伦春自治旗| 加查县| 永丰县| 兰溪市| 江孜县| 金湖县| 炎陵县| 明水县| 乐安县| 文昌市| 咸宁市| 北碚区| 新竹市| 砀山县| 武平县| 莆田市| 亳州市| 安丘市| 偃师市| 塔河县| 巴林右旗| 搜索| 千阳县| 焦作市| 酒泉市| 天等县| 慈溪市| 郁南县|