集成邏輯門電路與工作原理
發布時間:2013/10/17 20:19:30 訪問次數:1655
如圖6.3.1所示的基本TTL與非門電路,C8051F410-GQR它的輸入端采用了多發射極的晶體管,而輸出端則是由VT1、VT2、VD組成的推拉式輸出電路。當任一輸入端為低電平時,VT1的發射極將正向偏置而導通,VT1、VT2將截止,而使VT1飽和、VD導通,導致輸出為高電平。只有當全部輸入端為高電平時,VT,將轉入倒置放大狀態,VT2、VT3均飽和,而使VT4、VD截止,輸出為低電平。
圖6.3.1基本TTL與非門電路
TTL集成邏輯門的電壓傳輸特性曲線
門電路的輸入電壓和輸出電壓之間vo=F(vi)的關系曲線稱為電壓傳輸特性曲線。可以測出TTL與非門的電壓傳輸特性曲線,如圖6.3.2所示。傳輸特性由4條線段組成,對應曲線A點的輸入電壓值OFF稱為關門電平,這是使與非門保持關閉狀態,輸?齦叩縉艦觶琀的最高輸入電壓。顯然,當u.<VOFF時,與非門能可靠關閉;對應于曲線B點的輸入電壓值Vc州稱為開門電平,這是使與非門保持開啟狀態,即輸出低電平VOL的最低輸入電壓。當VI>VON耐,與非門能可靠開啟。
圖6.3.2 TTL與非門的電壓傳輸特性曲線
通常OFF和ON -值接近,其中間值,即圖中C點所對應的輸入電壓VT稱為閾值電壓或門檻電壓約為1.4V。它是輸出高、低電平的分界線,當V1>VT時,輸出為低電平Vol。;當到V1<VT時。輸出為高電平VOH。
如圖6.3.1所示的基本TTL與非門電路,C8051F410-GQR它的輸入端采用了多發射極的晶體管,而輸出端則是由VT1、VT2、VD組成的推拉式輸出電路。當任一輸入端為低電平時,VT1的發射極將正向偏置而導通,VT1、VT2將截止,而使VT1飽和、VD導通,導致輸出為高電平。只有當全部輸入端為高電平時,VT,將轉入倒置放大狀態,VT2、VT3均飽和,而使VT4、VD截止,輸出為低電平。
圖6.3.1基本TTL與非門電路
TTL集成邏輯門的電壓傳輸特性曲線
門電路的輸入電壓和輸出電壓之間vo=F(vi)的關系曲線稱為電壓傳輸特性曲線。可以測出TTL與非門的電壓傳輸特性曲線,如圖6.3.2所示。傳輸特性由4條線段組成,對應曲線A點的輸入電壓值OFF稱為關門電平,這是使與非門保持關閉狀態,輸?齦叩縉艦觶琀的最高輸入電壓。顯然,當u.<VOFF時,與非門能可靠關閉;對應于曲線B點的輸入電壓值Vc州稱為開門電平,這是使與非門保持開啟狀態,即輸出低電平VOL的最低輸入電壓。當VI>VON耐,與非門能可靠開啟。
圖6.3.2 TTL與非門的電壓傳輸特性曲線
通常OFF和ON -值接近,其中間值,即圖中C點所對應的輸入電壓VT稱為閾值電壓或門檻電壓約為1.4V。它是輸出高、低電平的分界線,當V1>VT時,輸出為低電平Vol。;當到V1<VT時。輸出為高電平VOH。
上一篇:邏輯門電路的基本概念
上一篇:ITL集成邏輯門的主要參數
熱門點擊