萊迪思低成本FPGA
發布時間:2011/7/7 10:12:56 訪問次數:789
latticeecp3 fpga系列是當今市場中最低功耗、具有serdes功能的fpga。該系列的5款fpga器件提供兼容多種標準的多協議3.2g serdes、ddr1/2/3存儲器接口和高性能、可級聯的dsp slice,是rf、基帶和圖像信號處理的理想選擇。latticeecp3 fpga還具有最快的lvds i/o,切換速率高達1gbps,以及多達6.8 mbit的嵌入式存儲器。邏輯密度從17k lut到149k lut,帶有多達586個用戶i/o。latticeecp3 fpga系列是大批量、成本和功耗敏感的攝像和顯示、有線和無線基礎設施應用部署的十分理想的選擇。深圳市粵科達電子有限公司
萊迪思半導體公司日前宣布latticeecp3tmfpga系列符合pci express 2.0在2.5gbps的規范。針對最近pci sig研討會上涉及的1-通道和 4-通道配置,latticeecp3 fpga和其pci express(pcie)ip核通過了符合pci - sigpcie 2.0規范和互操作性的測試,確保萊迪思的解決方案與現有的支持系統的pcie 2.0具有互操作性。實現這一重要行業事件使得2.5gbps pcie v2.0系統具有更高的可靠性且降低了成本和功耗,適用于通信、多媒體、服務器和移動平臺,萊迪思及其ip合作伙伴增加了更加廣泛的設計解決方案,支持被廣泛采用的串行互連標準。
在pcie 2.0規范允許工作在一個較低的速度(2.5gbps),但環路帶寬的特點是不同的,比pcie 1.1版更加嚴格。萊迪思的解決方案使不需要pcie鏈路工作在5gbps,但關注符合有關pcie 2.0規范的用戶在符合pcie 2.0規范的系統中使用低成本fpga。
針對萊迪思的pci express x1和x4的ip核,萊迪思與trellisys有限公司提供了強大的和具有成本效益的pcie總線功能模型(bfm)。同時有一些針對pci express的第三方驗證的核可用,這些通常是針對asic /定制邏輯,在fpga開發過程中,驗證ip的成本往往使人望而卻步。trellisys的pcie bfm集中在事務層,因為通常在那里實現用戶的應用邏輯。這種方法假定物理和數據鏈路層完全壓縮在萊迪思的pcie ip核中,已經由萊迪思驗證。
trellisys的pci express bfm使驗證投入符合fpga開發流程,同時仍然保持有效的驗證概念。 與pci express 1.1相比,由于pci express 2.0有更嚴格的測試要求,對pci express2.0規范的成功測試為與其他符合pci express2.0規范的器件一起工作提供了更穩定的運作。
trellisys的pcie bfm支持verilog和vhdl,并已在aldec公司的active- hdl及riviera - pro仿真器上進行了驗證。提供預編譯的代碼,為用戶提供了基于先進驗證套件的強大的程序庫。設計人員可以立即用lattice diamond 1.2或更高版本的設計工具套件中的ipexpress工具,開始評估和設計采用latticeecp3萊迪思的符合pci express 2.0規范的系統。該ipexpress工具提供了pcie核,參考設計和所有的腳本,bfm和模擬模型需要精簡集成至用戶設計。
與trellisys的關系增強了我們自己的技能,并重申我們的一貫致力于latticeecp3 pci express ip產品組合的承諾,萊迪思器件和解決方案。 這種合作提供了驗證的ip,使用戶減少設計的復雜性,針對他們的pci express設計縮短了產品的上市時間。
latticeecp3 fpga系列是當今市場中最低功耗、具有serdes功能的fpga。該系列的5款fpga器件提供兼容多種標準的多協議3.2g serdes、ddr1/2/3存儲器接口和高性能、可級聯的dsp slice,是rf、基帶和圖像信號處理的理想選擇。latticeecp3 fpga還具有最快的lvds i/o,切換速率高達1gbps,以及多達6.8 mbit的嵌入式存儲器。邏輯密度從17k lut到149k lut,帶有多達586個用戶i/o。latticeecp3 fpga系列是大批量、成本和功耗敏感的攝像和顯示、有線和無線基礎設施應用部署的十分理想的選擇。深圳市粵科達電子有限公司
萊迪思半導體公司日前宣布latticeecp3tmfpga系列符合pci express 2.0在2.5gbps的規范。針對最近pci sig研討會上涉及的1-通道和 4-通道配置,latticeecp3 fpga和其pci express(pcie)ip核通過了符合pci - sigpcie 2.0規范和互操作性的測試,確保萊迪思的解決方案與現有的支持系統的pcie 2.0具有互操作性。實現這一重要行業事件使得2.5gbps pcie v2.0系統具有更高的可靠性且降低了成本和功耗,適用于通信、多媒體、服務器和移動平臺,萊迪思及其ip合作伙伴增加了更加廣泛的設計解決方案,支持被廣泛采用的串行互連標準。
在pcie 2.0規范允許工作在一個較低的速度(2.5gbps),但環路帶寬的特點是不同的,比pcie 1.1版更加嚴格。萊迪思的解決方案使不需要pcie鏈路工作在5gbps,但關注符合有關pcie 2.0規范的用戶在符合pcie 2.0規范的系統中使用低成本fpga。
針對萊迪思的pci express x1和x4的ip核,萊迪思與trellisys有限公司提供了強大的和具有成本效益的pcie總線功能模型(bfm)。同時有一些針對pci express的第三方驗證的核可用,這些通常是針對asic /定制邏輯,在fpga開發過程中,驗證ip的成本往往使人望而卻步。trellisys的pcie bfm集中在事務層,因為通常在那里實現用戶的應用邏輯。這種方法假定物理和數據鏈路層完全壓縮在萊迪思的pcie ip核中,已經由萊迪思驗證。
trellisys的pci express bfm使驗證投入符合fpga開發流程,同時仍然保持有效的驗證概念。 與pci express 1.1相比,由于pci express 2.0有更嚴格的測試要求,對pci express2.0規范的成功測試為與其他符合pci express2.0規范的器件一起工作提供了更穩定的運作。
trellisys的pcie bfm支持verilog和vhdl,并已在aldec公司的active- hdl及riviera - pro仿真器上進行了驗證。提供預編譯的代碼,為用戶提供了基于先進驗證套件的強大的程序庫。設計人員可以立即用lattice diamond 1.2或更高版本的設計工具套件中的ipexpress工具,開始評估和設計采用latticeecp3萊迪思的符合pci express 2.0規范的系統。該ipexpress工具提供了pcie核,參考設計和所有的腳本,bfm和模擬模型需要精簡集成至用戶設計。
與trellisys的關系增強了我們自己的技能,并重申我們的一貫致力于latticeecp3 pci express ip產品組合的承諾,萊迪思器件和解決方案。 這種合作提供了驗證的ip,使用戶減少設計的復雜性,針對他們的pci express設計縮短了產品的上市時間。
上一篇:模擬集成電路均價將上升2%
熱門點擊
- 我友網大裁員
- 戴爾新版Stage軟件
- 中國手機電視臺
- 遙控器未來 藍牙
- 華強電子網商家周熱門搜索排行榜
- GCF啟動TD-LTE設備認證
- 新一代數據中心
- 臺灣IC廠商博覽
- 免費TQ在線客服
- 《華強電子》雜志2011年6月刊摘要
推薦電子資訊
- PPS影音 3.1版本功能上線
- 新版的PPS影音3.1中,產品對整個UI的部分結構進行... [詳細]