MIPS :新一代 Aptiv 處理器
發布時間:2012/5/28 10:35:19 訪問次數:454
主要的架構特性和增強功能:
o高性能多發射、深度亂序執行架構以及先進的分支預測
- 51電子網公益庫存:
- LA4440
- MAX485ESA
- TL084
- CD4025
- HT7533-1
- MAX8111
- SC5104
- 74LVC1G38GW
- VA7318-1.8V
- AP1501A-12K5LA
- TX-2B
o新款更高性能的浮點運算單元(fpu),與內核 1 :1 的時鐘頻率,雙精度執行
o單核或多核(最多為 6核)配置
o增強性能的緊耦合第二代一致性管理器和l2 二級高速緩存控制器,實現更低的系統總延時
omips ase v2數字信號處理(dsp)架構擴展
o高效的增強虛擬地址(eva),32位地址下實現3gb以上 的用戶空間訪問
interaptiv 系列的重要特性:
interaptiv 內核采用平衡的9級流水線設計和多線程技術,可提供領先的性能與效率,能以比同類競爭內核更小的晶圓面積實現多出 50% 以上的 coremark/mhz
適合需要并行處理和對成本和功耗優化要求比較高的應用,如智能網關、lte基帶處理、ssd 控制器和汽車電子等
每個內核具備 1 至多個線程的可擴展性解決方案,并能在多核同步處理系統(cps)下提供最多四核的多核方案
特性和增強功能:
o多線程流水線實現了雙虛擬處理器,可被 smp linux 操作系統視為兩個完整的 cpu
o硬件qos、線程管理和線程間通信支持,能為實時應用實現最佳控制
o增強性能的緊耦合第二代一致性管理器和l2 二級高速緩存控制器,實現更低的系統總延時
o支持多達兩個 i/o 一致性管理單元
o內核和 cps 級功耗管理
ol1 一級數據高速緩存、l2 高速緩存和數據 spram支持 ecc
o高效的增強虛擬地址(eva),32位地址下實現3gb以上 的用戶空間訪問
o可選的浮點運算單元
microaptiv 系列的重要特性:
低功耗、緊湊、實時性,以廣受歡迎的mips32 m14k™以及 micromips™ 代碼壓縮指令集架構為基礎,并集成了標準 i/o 接口
集成 dsp 和 simd功能,可滿足工業控制、智能儀表、汽車和有線/無線通信等各種嵌入式應用的信號處理需求
利用高效的 5 級流水線,能以 micromips 模式達到 3.09 coremark/mhz 和 1.57 dmips/mhz1,與競爭對手相比,性能分別高了 40% 和 25%2
面向微控制器和嵌入式應用,可提供 mcu 和 mpu(集成cache/mmu)產品版本
與上一代 mips 內核和同類競爭產品相比,可提供更為廣泛的控制和 dsp功能和性能
新的存儲保護單元以增強程序代碼和數據的安全性,micromips 執行模式、安全調試模式和2線 cjtag 支持。
數字家庭、網絡和移動應用提供業界標準處理器架構與內核的領導廠商美普思科技公司 (mips technologies, inc)今天宣布推出了新一代 aptiv微處理器內核,包括 proaptiv、interaptiv 和 microaptiv 系列產品,可為 目標市場提供三種不同的性能水平。
基于mips32™ release 3架構,這些新產品將增強 mips 在家庭娛樂和網絡市場的領導地位,并向海量的嵌入式系統延伸,同時成為移動市場中富有競爭力的替代解決方案。對移動設備來說,aptiv可為平板電腦和智能手機的應用處理器提供頂尖的多核性能,為基帶處理提供高效的多線程技術,并為觸摸屏控制器、sim卡和安全、以及 gps 等嵌入式控制和應用提供入門級性能。
proaptiv 系列的重要特征:
領先的高端 cpu 性能與效率,超過4.4 coremark/mhz 和 3.5 dmips/mhz 1的性能,比同類競爭 內核ip 2相比明顯更小的硅面積
是高端移動設備和智能家庭娛樂產品等聯網消費電子產品的應用處理器和網絡應用中控制處理器的理想選擇
高效的頂級性能,可減少許多移動應用中諸如“big.little”等額外的電源管理設計開銷
比老一代mips32 74k™/1074k™ 超標量單核/多核產品高 60%-75% 的 coremark 和dmips 分數
每個內核1 至多個線程高度可擴展,并能在多核同步處理系統(cps)下實現最多可達六個內核的多核系統。
主要的架構特性和增強功能:
o高性能多發射、深度亂序執行架構以及先進的分支預測
- 51電子網公益庫存:
- LA4440
- MAX485ESA
- TL084
- CD4025
- HT7533-1
- MAX8111
- SC5104
- 74LVC1G38GW
- VA7318-1.8V
- AP1501A-12K5LA
- TX-2B
o新款更高性能的浮點運算單元(fpu),與內核 1 :1 的時鐘頻率,雙精度執行
o單核或多核(最多為 6核)配置
o增強性能的緊耦合第二代一致性管理器和l2 二級高速緩存控制器,實現更低的系統總延時
omips ase v2數字信號處理(dsp)架構擴展
o高效的增強虛擬地址(eva),32位地址下實現3gb以上 的用戶空間訪問
interaptiv 系列的重要特性:
interaptiv 內核采用平衡的9級流水線設計和多線程技術,可提供領先的性能與效率,能以比同類競爭內核更小的晶圓面積實現多出 50% 以上的 coremark/mhz
適合需要并行處理和對成本和功耗優化要求比較高的應用,如智能網關、lte基帶處理、ssd 控制器和汽車電子等
每個內核具備 1 至多個線程的可擴展性解決方案,并能在多核同步處理系統(cps)下提供最多四核的多核方案
特性和增強功能:
o多線程流水線實現了雙虛擬處理器,可被 smp linux 操作系統視為兩個完整的 cpu
o硬件qos、線程管理和線程間通信支持,能為實時應用實現最佳控制
o增強性能的緊耦合第二代一致性管理器和l2 二級高速緩存控制器,實現更低的系統總延時
o支持多達兩個 i/o 一致性管理單元
o內核和 cps 級功耗管理
ol1 一級數據高速緩存、l2 高速緩存和數據 spram支持 ecc
o高效的增強虛擬地址(eva),32位地址下實現3gb以上 的用戶空間訪問
o可選的浮點運算單元
microaptiv 系列的重要特性:
低功耗、緊湊、實時性,以廣受歡迎的mips32 m14k™以及 micromips™ 代碼壓縮指令集架構為基礎,并集成了標準 i/o 接口
集成 dsp 和 simd功能,可滿足工業控制、智能儀表、汽車和有線/無線通信等各種嵌入式應用的信號處理需求
利用高效的 5 級流水線,能以 micromips 模式達到 3.09 coremark/mhz 和 1.57 dmips/mhz1,與競爭對手相比,性能分別高了 40% 和 25%2
面向微控制器和嵌入式應用,可提供 mcu 和 mpu(集成cache/mmu)產品版本
與上一代 mips 內核和同類競爭產品相比,可提供更為廣泛的控制和 dsp功能和性能
新的存儲保護單元以增強程序代碼和數據的安全性,micromips 執行模式、安全調試模式和2線 cjtag 支持。
數字家庭、網絡和移動應用提供業界標準處理器架構與內核的領導廠商美普思科技公司 (mips technologies, inc)今天宣布推出了新一代 aptiv微處理器內核,包括 proaptiv、interaptiv 和 microaptiv 系列產品,可為 目標市場提供三種不同的性能水平。
基于mips32™ release 3架構,這些新產品將增強 mips 在家庭娛樂和網絡市場的領導地位,并向海量的嵌入式系統延伸,同時成為移動市場中富有競爭力的替代解決方案。對移動設備來說,aptiv可為平板電腦和智能手機的應用處理器提供頂尖的多核性能,為基帶處理提供高效的多線程技術,并為觸摸屏控制器、sim卡和安全、以及 gps 等嵌入式控制和應用提供入門級性能。
proaptiv 系列的重要特征:
領先的高端 cpu 性能與效率,超過4.4 coremark/mhz 和 3.5 dmips/mhz 1的性能,比同類競爭 內核ip 2相比明顯更小的硅面積
是高端移動設備和智能家庭娛樂產品等聯網消費電子產品的應用處理器和網絡應用中控制處理器的理想選擇
高效的頂級性能,可減少許多移動應用中諸如“big.little”等額外的電源管理設計開銷
比老一代mips32 74k™/1074k™ 超標量單核/多核產品高 60%-75% 的 coremark 和dmips 分數
每個內核1 至多個線程高度可擴展,并能在多核同步處理系統(cps)下實現最多可達六個內核的多核系統。
上一篇:ST:第二代近距離通信控制器
下一篇:電商自建物流遭傳統快遞公司反對