Cirrus Logic的CS2x00時鐘IC通過其獨特的混合模數鎖相環(PLL)技術解決了時鐘生成和乘法/抖動降低的復雜挑戰。這些IC的控制方法,硬件模式配置或兩者都有區別,所有這些均通過I2C/ SPI控制端口控制。八個可選模式的功能由用戶定義,并通過一次性可編程功能進行配置。
資源資源
CS2100時鐘電路IC 特征 高性能模擬/數字PLL時鐘乘法器/抖動減少 從抖動或間歇性的50 Hz至30 MHz時鐘源生成6 MHz至75 MHz的低抖動輸出時鐘 時鐘產生/頻率合成
產生相對于8 MHz至75 MHz參考時鐘的低抖動6 MHz至75 MHz時鐘 高精度PLL乘法因子
小于1 PPM錯誤 靈活的控制選項
一次性可編程的硬件模式配置 I2C/ SPI控制端口 可配置的輔助輸出
緩沖參考時鐘 PLL鎖定指示 第二個PLL輸出 CLK_IN的緩沖版本 靈活采購參考時鐘
外部振蕩器或時鐘源 支持廉價的本地晶體 最小的電路板空間
無需外部模擬環路濾波器組件 應用領域 音頻/視頻接收器 數字調音臺 舷外A / D和D / A轉換器 數字效果處理器 攝錄機 衛星無線電系統