深圳市大唐盛世半導體有限公司
手 機:17727572380(程R) 。13008842056(張R)
電 話:0755-83226739
Q Q:626839837。3160836686
微信號:15096137729。13008842056
XC2S100E-6PQ208C : 現場可編程門陣列。公司原裝現貨。
介紹
Spartan®-IIE 現場可編程門陣列系列
為用戶提供高性能、豐富的邏輯資源,
以及豐富的功能集,所有這些都以極低的價格提供。這
七人系列提供從 50,000 到 600,000 個系統門的密度,如表 1 所示。系統性能支持超過 200 MHz。功能包括塊 RAM(至 288K 位)、分布式 RAM(至 221,184 位)、19 個可選 I/ O 標準和四個 DLL(延遲鎖定循環)。快速、可預測的互連意味著連續的設計迭代繼續滿足時序要求。 Spartan-IIE 系列是替代
掩碼編程的 ASIC。 FPGA 避免了傳統 ASIC 的初始成本、冗長的開發周期和固有風險。此外,FPGA 可編程性允許現場設計升級,無需更換硬件(ASIC 不可能)。
特征
第二代 ASIC 替代技術 - 密度高達 15,552 個邏輯單元和多達 600,000 個系統門
基于 Virtex®-E FPGA 架構的精簡功能
無限的系統內可重編程性
成本極低
經濟高效的 0.15 微米技術
系統級功能
SelectRAM™ 分層存儲器:
16 位/LUT 分布式 RAM
可配置的 4K 位真雙端口 Block RAM
與外部 RAM 的快速接口
完全 3.3V PCI 兼容 64 位 66 MHz 和 CardBus 兼容
低功耗分段路由架構
用于高速運算的專用進位邏輯
高效的乘法器支持
用于寬輸入函數的級聯鏈
具有使能、設置、復位功能的豐富寄存器/鎖存器
用于高級時鐘控制的四個專用 DLL
消除時鐘分配延遲
乘法、除法或相移
四個主要的低偏移全局時鐘分配網絡
IEEE 1149.1 兼容邊界掃描邏輯
多功能 I/O 和封裝
無鉛封裝選項
提供各種密度的低成本封裝
通用封裝中的系列封裝兼容性
19種高性能接口標準
LVTTL、LVCMOS、HSTL、SSTL、AGP、CTT、GTL
LVDS 和 LVPECL 差分 I/O- 多達 205 個差分 I/O 對,可以是輸入、輸出或雙向
熱插拔 I/O(CompactPCI 友好)
內核邏輯以 1.8V 供電,I/O 以 1.5V、2.5V 或 3.3V 供電
由強大的 Xilinx® ISE® 開發系統提供全面支持
全自動映射、放置和布線
與設計輸入和驗證工具集成
廣泛的 IP 庫,包括 DSP 功能和軟處理器