ADAU1850 是一款編解碼器,具有三個輸入和一個輸出,包含一個數字信號處理器。從模擬輸入到 DSP 內核再到模擬輸出的路徑已針對低延遲進行優化,適用于降噪耳機。通過加入少量無源組件,ADAU1850 提供了完整的耳機解決方案。
ADAU1850具有音頻/FastDSP 的三 ADC 單 DAC 低功耗編解碼器" title="ADAU1850具有音頻/FastDSP 的三 ADC 單 DAC 低功耗編解碼器" src="https://www.rfz1.com/Private/NewsImgs/20211015/6376988953935819794939496.png" style="border-style:none;vertical-align:top;max-width:100%;" />
ADAU1850 采用小型 28 球 2.957 mm × 1.757 mm 晶圓級芯片尺寸封裝 (WLCSP)。
優勢和特點
可編程的 FastDSP 音頻處理器
高達 768 kHz 的采樣率
雙二階濾波器、限制器、音量控制、混頻
低延遲 24 位 ADC 和 DAC
106 dB SNR(信號通過具有 A 加權濾波器的 ADC)
110 dB 綜合 SNR(信號通過具有 A 加權濾波器的 DAC 和耳機)
8 kHz 至 768 kHz 的串行端口采樣率
5 μs 模擬到模擬群延遲
用于 13 級均衡器的可編程雙精度 MAC 引擎
3 個模擬輸入(2 個差分和 1 個單端),可配置為麥克風或線路輸入
模擬差分音頻輸出可配置為線路輸出或麥克風驅動器
支持 30 kHz 至 27 MHz 范圍內任何輸入時鐘頻率的 PLL
1 通道 ASRCI,3 通道 ASRCO
串行音頻端口支持 I2S、左對齊或高達 16 通道的時分復用
2 個內插器和 4 個抽取器,具有靈活路由
電源
模擬 AVDD 為 1.8 V(典型值)
數字 I/O IOVDD 為 1.8 V 至 3.3 V
耳機 HPVDD 為 1.8 V
耳機 HPVDD_L 為 1.2 V 至 1.8 V
控制/通訊接口
I2C、SPI 或 UART
28 球 0.4 mm 間距 2.957 mm × 1.757 mm WLCSP
應用
降噪手機、耳機和頭戴式耳機
藍牙主動降噪 (ANC) 手機、耳機和頭戴式耳機
個人導航套件
數字照相機和攝像機
樂器效果處理器
多媒體揚聲器系統
智能電話