Actel專為FPGA而優化的軟ARM處理器
發布時間:2007/4/23 0:00:00 訪問次數:941
Actel公司宣布推出名為CoreConsole的IP開發平臺 (IDP),有助于簡化以FPGA為基礎系統級應用的構建。利用CoreConsole,設計人員可以迅速組建以FPGA為基礎設計的元件,包括系統處理器、可配置微處理器子系統及互連總線。該工具將發揮重要的作用,協助以Flash為基礎單芯片Actel FPGA引進全新ARM7 系列軟IP微處理器CoreMP7的開發 (有關CoreMP7的詳情另見新聞稿 “Actel 推出業界第一個專為FPGA而優化的軟ARM系列處理器”)。CoreConsole IDP能讓用戶專注于系統而非個別元件,因此可及早進行系統級評估,大大縮短整個系統的開發時間。
Actel應用和IP方案高級總監Yankin Tanurhan說:“CoreConsole豐富的功能和易于使用的圖形用戶界面大大簡化了Actel的CoreMP7軟IP微處理器在FPGA中的實現。這工具的開發表明Actel一直堅守承諾:不斷推進業界領先的ARM7系列在可編程邏輯器件上的應用,讓所有設計人員都可進行以FPGA為基礎的系統開發工作。”
強大的子系統構建工具
采用Actel的CoreMP7 進行系統級設計需要在微處理器內核周圍引進一個支持子系統。該子系統內容包括中斷控制器、內存控制器、計時器、串連接口、I/O端口和上電復位 (POR) 電路,如以人手引進工序既繁瑣又費時。利用CoreConsole便能簡化該子系統的引進和配置,通過自動實現部件的組構,讓用戶在圖形界面上完成子系統的功能裝配,從而將開發時間從數日縮短到數分鐘。
高效的IP供應系統和IP塊銜接管理器
在開發過程的設計入門階段中,CoreConsole是個總線中樞工具,自動將IP內核連接到互連總線。該工具配有IP塊銜接管理器,能將IP塊 (包括用戶IP) 輕松地銜接成為可進行合成和模擬的RTL,并可在Actel的Libero 集成設計環境 (IDE) 中使用。此外,CoreConsole 還配有一個IP庫,可提供存取至Actel 的CoreMP7、子系統元件及其它由Actel DirectCore系列授權的IP,以及來自Actel的CompanionCore伙伴的第三方IP。
CoreConsole是在RTL之上的抽象層面上實現,并獨立于互連總線、處理器、子系統和各IP塊,因此適用于不同的互連標準、未來的處理器IP,以及各式廣泛的IP塊。此外,CoreConsole還提供所有相關的IP軟件驅動器,以配合微處理器軟件程序開發工具的使用。
CoreConsole工具的Windows™ 用戶界面具備圖形化、直觀和易用的優點,支持處理器子系統功能、Actel DirectCore、CompanionCore和用戶自定IP塊的實施和配置。IP與總線銜接后,CoreConsole便會生成一個系統互連測試臺,可用來驗證和調試FPGA構件中的設計連接。
SPIRIT標準兼容
CoreConsole采用SPIRIT (Structure for Packaging, Integrating and Re-using IP within Tool-flows) 計劃定義的方法,包含基于XML編碼的基底結構,允許設計人員使用其SPIRIT標準兼容的內核,并保證不同廠商之間的IP能輕松轉移。
價格和供貨
CoreConsole IDP 工具一年授權協議的價格為395美元,現已由Actel提供。
Actel應用和IP方案高級總監Yankin Tanurhan說:“CoreConsole豐富的功能和易于使用的圖形用戶界面大大簡化了Actel的CoreMP7軟IP微處理器在FPGA中的實現。這工具的開發表明Actel一直堅守承諾:不斷推進業界領先的ARM7系列在可編程邏輯器件上的應用,讓所有設計人員都可進行以FPGA為基礎的系統開發工作。”
強大的子系統構建工具
采用Actel的CoreMP7 進行系統級設計需要在微處理器內核周圍引進一個支持子系統。該子系統內容包括中斷控制器、內存控制器、計時器、串連接口、I/O端口和上電復位 (POR) 電路,如以人手引進工序既繁瑣又費時。利用CoreConsole便能簡化該子系統的引進和配置,通過自動實現部件的組構,讓用戶在圖形界面上完成子系統的功能裝配,從而將開發時間從數日縮短到數分鐘。
高效的IP供應系統和IP塊銜接管理器
在開發過程的設計入門階段中,CoreConsole是個總線中樞工具,自動將IP內核連接到互連總線。該工具配有IP塊銜接管理器,能將IP塊 (包括用戶IP) 輕松地銜接成為可進行合成和模擬的RTL,并可在Actel的Libero 集成設計環境 (IDE) 中使用。此外,CoreConsole 還配有一個IP庫,可提供存取至Actel 的CoreMP7、子系統元件及其它由Actel DirectCore系列授權的IP,以及來自Actel的CompanionCore伙伴的第三方IP。
CoreConsole是在RTL之上的抽象層面上實現,并獨立于互連總線、處理器、子系統和各IP塊,因此適用于不同的互連標準、未來的處理器IP,以及各式廣泛的IP塊。此外,CoreConsole還提供所有相關的IP軟件驅動器,以配合微處理器軟件程序開發工具的使用。
CoreConsole工具的Windows™ 用戶界面具備圖形化、直觀和易用的優點,支持處理器子系統功能、Actel DirectCore、CompanionCore和用戶自定IP塊的實施和配置。IP與總線銜接后,CoreConsole便會生成一個系統互連測試臺,可用來驗證和調試FPGA構件中的設計連接。
SPIRIT標準兼容
CoreConsole采用SPIRIT (Structure for Packaging, Integrating and Re-using IP within Tool-flows) 計劃定義的方法,包含基于XML編碼的基底結構,允許設計人員使用其SPIRIT標準兼容的內核,并保證不同廠商之間的IP能輕松轉移。
價格和供貨
CoreConsole IDP 工具一年授權協議的價格為395美元,現已由Actel提供。
Actel公司宣布推出名為CoreConsole的IP開發平臺 (IDP),有助于簡化以FPGA為基礎系統級應用的構建。利用CoreConsole,設計人員可以迅速組建以FPGA為基礎設計的元件,包括系統處理器、可配置微處理器子系統及互連總線。該工具將發揮重要的作用,協助以Flash為基礎單芯片Actel FPGA引進全新ARM7 系列軟IP微處理器CoreMP7的開發 (有關CoreMP7的詳情另見新聞稿 “Actel 推出業界第一個專為FPGA而優化的軟ARM系列處理器”)。CoreConsole IDP能讓用戶專注于系統而非個別元件,因此可及早進行系統級評估,大大縮短整個系統的開發時間。
Actel應用和IP方案高級總監Yankin Tanurhan說:“CoreConsole豐富的功能和易于使用的圖形用戶界面大大簡化了Actel的CoreMP7軟IP微處理器在FPGA中的實現。這工具的開發表明Actel一直堅守承諾:不斷推進業界領先的ARM7系列在可編程邏輯器件上的應用,讓所有設計人員都可進行以FPGA為基礎的系統開發工作。”
強大的子系統構建工具
采用Actel的CoreMP7 進行系統級設計需要在微處理器內核周圍引進一個支持子系統。該子系統內容包括中斷控制器、內存控制器、計時器、串連接口、I/O端口和上電復位 (POR) 電路,如以人手引進工序既繁瑣又費時。利用CoreConsole便能簡化該子系統的引進和配置,通過自動實現部件的組構,讓用戶在圖形界面上完成子系統的功能裝配,從而將開發時間從數日縮短到數分鐘。
高效的IP供應系統和IP塊銜接管理器
在開發過程的設計入門階段中,CoreConsole是個總線中樞工具,自動將IP內核連接到互連總線。該工具配有IP塊銜接管理器,能將IP塊 (包括用戶IP) 輕松地銜接成為可進行合成和模擬的RTL,并可在Actel的Libero 集成設計環境 (IDE) 中使用。此外,CoreConsole 還配有一個IP庫,可提供存取至Actel 的CoreMP7、子系統元件及其它由Actel DirectCore系列授權的IP,以及來自Actel的CompanionCore伙伴的第三方IP。
CoreConsole是在RTL之上的抽象層面上實現,并獨立于互連總線、處理器、子系統和各IP塊,因此適用于不同的互連標準、未來的處理器IP,以及各式廣泛的IP塊。此外,CoreConsole還提供所有相關的IP軟件驅動器,以配合微處理器軟件程序開發工具的使用。
CoreConsole工具的Windows™ 用戶界面具備圖形化、直觀和易用的優點,支持處理器子系統功能、Actel DirectCore、CompanionCore和用戶自定IP塊的實施和配置。IP與總線銜接后,CoreConsole便會生成一個系統互連測試臺,可用來驗證和調試FPGA構件中的設計連接。
SPIRIT標準兼容
CoreConsole采用SPIRIT (Structure for Packaging, Integrating and Re-using IP within Tool-flows) 計劃定義的方法,包含基于XML編碼的基底結構,允許設計人員使用其SPIRIT標準兼容的內核,并保證不同廠商之間的IP能輕松轉移。
價格和供貨
CoreConsole IDP 工具一年授權協議的價格為395美元,現已由Actel提供。
Actel應用和IP方案高級總監Yankin Tanurhan說:“CoreConsole豐富的功能和易于使用的圖形用戶界面大大簡化了Actel的CoreMP7軟IP微處理器在FPGA中的實現。這工具的開發表明Actel一直堅守承諾:不斷推進業界領先的ARM7系列在可編程邏輯器件上的應用,讓所有設計人員都可進行以FPGA為基礎的系統開發工作。”
強大的子系統構建工具
采用Actel的CoreMP7 進行系統級設計需要在微處理器內核周圍引進一個支持子系統。該子系統內容包括中斷控制器、內存控制器、計時器、串連接口、I/O端口和上電復位 (POR) 電路,如以人手引進工序既繁瑣又費時。利用CoreConsole便能簡化該子系統的引進和配置,通過自動實現部件的組構,讓用戶在圖形界面上完成子系統的功能裝配,從而將開發時間從數日縮短到數分鐘。
高效的IP供應系統和IP塊銜接管理器
在開發過程的設計入門階段中,CoreConsole是個總線中樞工具,自動將IP內核連接到互連總線。該工具配有IP塊銜接管理器,能將IP塊 (包括用戶IP) 輕松地銜接成為可進行合成和模擬的RTL,并可在Actel的Libero 集成設計環境 (IDE) 中使用。此外,CoreConsole 還配有一個IP庫,可提供存取至Actel 的CoreMP7、子系統元件及其它由Actel DirectCore系列授權的IP,以及來自Actel的CompanionCore伙伴的第三方IP。
CoreConsole是在RTL之上的抽象層面上實現,并獨立于互連總線、處理器、子系統和各IP塊,因此適用于不同的互連標準、未來的處理器IP,以及各式廣泛的IP塊。此外,CoreConsole還提供所有相關的IP軟件驅動器,以配合微處理器軟件程序開發工具的使用。
CoreConsole工具的Windows™ 用戶界面具備圖形化、直觀和易用的優點,支持處理器子系統功能、Actel DirectCore、CompanionCore和用戶自定IP塊的實施和配置。IP與總線銜接后,CoreConsole便會生成一個系統互連測試臺,可用來驗證和調試FPGA構件中的設計連接。
SPIRIT標準兼容
CoreConsole采用SPIRIT (Structure for Packaging, Integrating and Re-using IP within Tool-flows) 計劃定義的方法,包含基于XML編碼的基底結構,允許設計人員使用其SPIRIT標準兼容的內核,并保證不同廠商之間的IP能輕松轉移。
價格和供貨
CoreConsole IDP 工具一年授權協議的價格為395美元,現已由Actel提供。
上一篇:ST基于ARM7的工業用微控制器