12位并行輸出AD轉換器AD7492
發布時間:2007/8/15 0:00:00 訪問次數:792
摘要:AD7492是ANALOG DEVICES生產的12位并行輸出AD轉換器,它具有1MSPS的高數據通過率和低功耗、無管線延時以及可變數字接口等特點。文中介紹了AD7492的主要性能及應用電路。
關鍵詞:AD轉換器 數據通過率 并行接口 AD7492
1 概述
AD7492是AD公司推出的12位高速、低功耗、逐次逼近式AD轉換器。它可在2.7V~5.25V的電壓下工作,其數據通過率高達1MSPS。它內含一個低噪聲、寬頻帶的跟蹤/保持放大器,可以處理高達10MHz的寬頻信號。
AD7492很容易與微處理器或DSP接口。輸入信號從CONVST的下降沿開始被采樣,轉換也從此點啟動。忙信號線在轉換起始時為高電平,810ns后跳變為低電平以表示轉換結束。沒有與此過程相關的管線延時。轉換結果是借助標準CS和RD信號從一個高速并行接口存取的。
AD7492采用先進的技術來獲得高數據通過率下的低功耗。在5V電壓下,速度為1MSPS時,平均電流僅為1.72mA;它還可對可變電壓/數據通過率進行管理。在5V供電電壓和500kSPS數據通過率下的消耗電流為1.24mA。
AD7492具有全部休眠和部分休眠兩種模式,采用休眠模式可以在低數據通過率時實現低功力量。在5V電壓時,若速度為100kSPS,則平均電流為230μA。AD7492的模擬輸入范圍為0~REF IN。另外,該器件內部還可提供2.5V參考電壓,同時,該參考也對外部有效。器件的轉換速度由內部時鐘決定。AD7492的主要特性如下:
●額定電壓VDD為2.7V~5.25V;
●高數據通過率:數據通過率為1MSPS;
●功耗低:在5V電壓下,數據通過率為1MSPS時,功耗一般為8.6mW;
●輸入頻帶寬;100kHz輸入時,信噪比為70dB;
●具有片內+2.5V參考電壓;
●具有片內時鐘振蕩器;
●具有可變電壓/數據通過率管理功能,轉換時間由內部時鐘決定。有部分和全部兩種休眠模式,采用休眠模式可在低數據通過率時使效能比達到最大;
●帶有高速并行接口;
●具有柔性數字接口。通過設定VDRIVE引腳可控制I/O引腳上的電壓;
●休眠模式的電流一般為50nA;
●無管線延時。是一個標準的逐次逼近式AD轉換器,可在采樣瞬間精確控制,采樣瞬間借助于CONVST的輸入和間隔停止轉換來控制;
●外圍元器件較少,可優化電路板空間;
●采用24引腳SOIC或TSSOP封裝形式。
2 引腳功能
圖1所示為AD7492的功能框圖。圖2為其引腳排列。各引腳的功能如下:
CS:片選引腳。在CS和RD下降沿之后,系統把轉換結果放在數據總線上。由于CS和RD連接在輸入端的同一個與門上,因此信號是可以互換的。
RD:讀信號輸入端。通常連接到邏輯輸入端,以讀取轉換結果。若數據總線總是處于工作狀態,則在忙信號線變為低電平之前將新的轉換結果送出去,在這種情況下CS和RD可通過硬件方式連至低電平。
CONVST:啟動轉換輸入信
摘要:AD7492是ANALOG DEVICES生產的12位并行輸出AD轉換器,它具有1MSPS的高數據通過率和低功耗、無管線延時以及可變數字接口等特點。文中介紹了AD7492的主要性能及應用電路。
關鍵詞:AD轉換器 數據通過率 并行接口 AD7492
1 概述
AD7492是AD公司推出的12位高速、低功耗、逐次逼近式AD轉換器。它可在2.7V~5.25V的電壓下工作,其數據通過率高達1MSPS。它內含一個低噪聲、寬頻帶的跟蹤/保持放大器,可以處理高達10MHz的寬頻信號。
AD7492很容易與微處理器或DSP接口。輸入信號從CONVST的下降沿開始被采樣,轉換也從此點啟動。忙信號線在轉換起始時為高電平,810ns后跳變為低電平以表示轉換結束。沒有與此過程相關的管線延時。轉換結果是借助標準CS和RD信號從一個高速并行接口存取的。
AD7492采用先進的技術來獲得高數據通過率下的低功耗。在5V電壓下,速度為1MSPS時,平均電流僅為1.72mA;它還可對可變電壓/數據通過率進行管理。在5V供電電壓和500kSPS數據通過率下的消耗電流為1.24mA。
AD7492具有全部休眠和部分休眠兩種模式,采用休眠模式可以在低數據通過率時實現低功力量。在5V電壓時,若速度為100kSPS,則平均電流為230μA。AD7492的模擬輸入范圍為0~REF IN。另外,該器件內部還可提供2.5V參考電壓,同時,該參考也對外部有效。器件的轉換速度由內部時鐘決定。AD7492的主要特性如下:
●額定電壓VDD為2.7V~5.25V;
●高數據通過率:數據通過率為1MSPS;
●功耗低:在5V電壓下,數據通過率為1MSPS時,功耗一般為8.6mW;
●輸入頻帶寬;100kHz輸入時,信噪比為70dB;
●具有片內+2.5V參考電壓;
●具有片內時鐘振蕩器;
●具有可變電壓/數據通過率管理功能,轉換時間由內部時鐘決定。有部分和全部兩種休眠模式,采用休眠模式可在低數據通過率時使效能比達到最大;
●帶有高速并行接口;
●具有柔性數字接口。通過設定VDRIVE引腳可控制I/O引腳上的電壓;
●休眠模式的電流一般為50nA;
●無管線延時。是一個標準的逐次逼近式AD轉換器,可在采樣瞬間精確控制,采樣瞬間借助于CONVST的輸入和間隔停止轉換來控制;
●外圍元器件較少,可優化電路板空間;
●采用24引腳SOIC或TSSOP封裝形式。
2 引腳功能
圖1所示為AD7492的功能框圖。圖2為其引腳排列。各引腳的功能如下:
CS:片選引腳。在CS和RD下降沿之后,系統把轉換結果放在數據總線上。由于CS和RD連接在輸入端的同一個與門上,因此信號是可以互換的。
RD:讀信號輸入端。通常連接到邏輯輸入端,以讀取轉換結果。若數據總線總是處于工作狀態,則在忙信號線變為低電平之前將新的轉換結果送出去,在這種情況下CS和RD可通過硬件方式連至低電平。
CONVST:啟動轉換輸入信