LVDS接口電路及設計 濟南市72655部隊 司朝良
發布時間:2007/8/23 0:00:00 訪問次數:564
摘 要:本文介紹了LVDS接口的基本原理和電特性,通過與其他接口技術進行對比,反映出LVDS接口在高速數據傳輸應用方面的優勢,并結合實例指出了LVDS接口電路的設計原則。
關鍵詞:低電壓差分信號;電壓擺幅;接口;驅動器;接收器
概述
LVDS接口又稱RS-644總線接口,是20世紀90年代才出現的一種數據傳輸和接口技術。LVDS即低電壓差分信號,這種技術的核心是采用極低的電壓擺幅高速差動傳輸數據,可以實現點對點或一點對多點的連接,具有低功耗、低誤碼率、低串擾和低輻射等特點,其傳輸介質可以是銅質的PCB連線,也可以是平衡電纜。LVDS在對信號完整性、低抖動及共模特性要求較高的系統中得到了越來越廣泛的應用。目前,流行的LVDS技術規范有兩個標準:一個是TIA/EIA(電訊工業聯盟/電子工業聯盟)的ANSI/TIA/EIA-644標準,另一個是IEEE 1596.3標準。
1995年11月,以美國國家半導體公司為主推出了ANSI/TIA/EIA-644標準。1996年3月,IEEE公布了IEEE 1596.3標準。這兩個標準注重于對LVDS接口的電特性、互連與線路端接等方面的規范,對于生產工藝、傳輸介質和供電電壓等則沒有明確。LVDS可采用CMOS、GaAs或其他技術實現,其供電電壓可以從+5V到+3.3V,甚至更低;其傳輸介質可以是PCB連線,也可以是特制的電纜。標準推薦的最高數據傳輸速率是655Mbps,而理論上,在一個無衰耗的傳輸線上,LVDS的最高傳輸速率可達1.923Gbps。
LVDS接口的原理及電特性
一個簡單的LVDS傳輸系統由一個驅動器和一個接收器通過一段差分阻抗為100Ω的導體連接而成,如圖1所示。驅動器的電流源(通常為3.5mA)來驅動差分線對,由于接收器的直流輸入阻抗很高,驅動器電流大部分直接流過100Ω的終端電阻,從而在接收器輸入端產生的信號幅度大約350mV 。通過驅動器的開關,改變直接流過電阻的電流的有無,從而產生“1”和“0”的邏輯狀態。在有些最新生產的LVDS接收器中,100Ω左右的電阻直接集成在片內輸入端上了,如MAXIM公司的MAX9121/9122等。
在LVDS系統中,采用差分方式傳送數據,有著比單端傳輸方式更強的共模噪聲抑制能力。道理很簡單,因為一對差分線對上的電流方向是相反的,當共模方式的噪聲耦合到線對上時,在接收器輸入端產生的效果是相互抵消的,因而對信號的影響很小。這樣,就可以采用很低的電壓擺幅(見表1)來傳送信號,從而可以大大提高數據傳輸速率和降低功耗。
表1是LVDS驅動器的主要電特性參數,
表2是接收器的主要電特性參數。
表3是LVDS與其他幾種接口的性能比較。同為差分傳輸接口,LVDS與RS-422、PECL相比,在傳輸速率、功耗、接收靈敏度和成本等方面都有優越性;與傳統的TTL/CMOS接口相比,LVDS在高速、低抖動及對共模特性要求較高的數據傳輸系統中的應用有著無可比擬的優勢。LVDS的低功耗、低誤碼率、低串擾、低輻射和高速的性能,使得它在激光打印機、蜂窩移動電話基站、網絡路由器、數字交叉連接和時鐘分配系統等領域的應用日益廣泛。
LVDS接口電路的設計
為便于LVDS接口電路的設計,有多家公司生產了專門的LVDS收發器芯片,如NI公司的DS90LV017A驅動器和DS90LV018A接收器、TI公司的SN65LVDS31驅動器和SN65LVDS32接收器、MAXIM公司的MAX9123驅動器和MAX9122接收器等等。不同的芯片又具有不同的電平兼容性,NI公司的DS90LV031/032采用+5V電源供電,可直接與TTL/CMOS信號接口。而MAX9123/9122則采用+3.3V的工作電源,可直接與LVTTL/LVCMOS信號接口,并且MAX9122的數據輸入端直接集成了107Ω的終接電阻。
設計LVDS接口,應注意以下幾個問題:
1. 根據系統的工作電源配置情況和需要傳輸的數據電平,合理選用驅動器和接收器芯片,或者根據接口芯片的情況,對被傳輸的數據首先進行電平轉換。如果是TTL/CMOS電平,可直接采用DS90LV031進行傳輸,在對端用DS90LV032進行接收。而如果傳輸LVTTL/LVCMOS電平的數據,就可以直接選用MAX9123/9122等低電壓接口芯片。
&n
摘 要:本文介紹了LVDS接口的基本原理和電特性,通過與其他接口技術進行對比,反映出LVDS接口在高速數據傳輸應用方面的優勢,并結合實例指出了LVDS接口電路的設計原則。
關鍵詞:低電壓差分信號;電壓擺幅;接口;驅動器;接收器
概述
LVDS接口又稱RS-644總線接口,是20世紀90年代才出現的一種數據傳輸和接口技術。LVDS即低電壓差分信號,這種技術的核心是采用極低的電壓擺幅高速差動傳輸數據,可以實現點對點或一點對多點的連接,具有低功耗、低誤碼率、低串擾和低輻射等特點,其傳輸介質可以是銅質的PCB連線,也可以是平衡電纜。LVDS在對信號完整性、低抖動及共模特性要求較高的系統中得到了越來越廣泛的應用。目前,流行的LVDS技術規范有兩個標準:一個是TIA/EIA(電訊工業聯盟/電子工業聯盟)的ANSI/TIA/EIA-644標準,另一個是IEEE 1596.3標準。
1995年11月,以美國國家半導體公司為主推出了ANSI/TIA/EIA-644標準。1996年3月,IEEE公布了IEEE 1596.3標準。這兩個標準注重于對LVDS接口的電特性、互連與線路端接等方面的規范,對于生產工藝、傳輸介質和供電電壓等則沒有明確。LVDS可采用CMOS、GaAs或其他技術實現,其供電電壓可以從+5V到+3.3V,甚至更低;其傳輸介質可以是PCB連線,也可以是特制的電纜。標準推薦的最高數據傳輸速率是655Mbps,而理論上,在一個無衰耗的傳輸線上,LVDS的最高傳輸速率可達1.923Gbps。
LVDS接口的原理及電特性
一個簡單的LVDS傳輸系統由一個驅動器和一個接收器通過一段差分阻抗為100Ω的導體連接而成,如圖1所示。驅動器的電流源(通常為3.5mA)來驅動差分線對,由于接收器的直流輸入阻抗很高,驅動器電流大部分直接流過100Ω的終端電阻,從而在接收器輸入端產生的信號幅度大約350mV 。通過驅動器的開關,改變直接流過電阻的電流的有無,從而產生“1”和“0”的邏輯狀態。在有些最新生產的LVDS接收器中,100Ω左右的電阻直接集成在片內輸入端上了,如MAXIM公司的MAX9121/9122等。
在LVDS系統中,采用差分方式傳送數據,有著比單端傳輸方式更強的共模噪聲抑制能力。道理很簡單,因為一對差分線對上的電流方向是相反的,當共模方式的噪聲耦合到線對上時,在接收器輸入端產生的效果是相互抵消的,因而對信號的影響很小。這樣,就可以采用很低的電壓擺幅(見表1)來傳送信號,從而可以大大提高數據傳輸速率和降低功耗。
表1是LVDS驅動器的主要電特性參數,
表2是接收器的主要電特性參數。
表3是LVDS與其他幾種接口的性能比較。同為差分傳輸接口,LVDS與RS-422、PECL相比,在傳輸速率、功耗、接收靈敏度和成本等方面都有優越性;與傳統的TTL/CMOS接口相比,LVDS在高速、低抖動及對共模特性要求較高的數據傳輸系統中的應用有著無可比擬的優勢。LVDS的低功耗、低誤碼率、低串擾、低輻射和高速的性能,使得它在激光打印機、蜂窩移動電話基站、網絡路由器、數字交叉連接和時鐘分配系統等領域的應用日益廣泛。
LVDS接口電路的設計
為便于LVDS接口電路的設計,有多家公司生產了專門的LVDS收發器芯片,如NI公司的DS90LV017A驅動器和DS90LV018A接收器、TI公司的SN65LVDS31驅動器和SN65LVDS32接收器、MAXIM公司的MAX9123驅動器和MAX9122接收器等等。不同的芯片又具有不同的電平兼容性,NI公司的DS90LV031/032采用+5V電源供電,可直接與TTL/CMOS信號接口。而MAX9123/9122則采用+3.3V的工作電源,可直接與LVTTL/LVCMOS信號接口,并且MAX9122的數據輸入端直接集成了107Ω的終接電阻。
設計LVDS接口,應注意以下幾個問題:
1. 根據系統的工作電源配置情況和需要傳輸的數據電平,合理選用驅動器和接收器芯片,或者根據接口芯片的情況,對被傳輸的數據首先進行電平轉換。如果是TTL/CMOS電平,可直接采用DS90LV031進行傳輸,在對端用DS90LV032進行接收。而如果傳輸LVTTL/LVCMOS電平的數據,就可以直接選用MAX9123/9122等低電壓接口芯片。
&n