數據列表 SIR496DP;
標準包裝 3,000
類別 分立半導體產品
產品族 晶體管 - FET,MOSFET - 單
系列 TrenchFET?
庫存 13400
FET 類型 N 溝道
技術 MOSFET(金屬氧化物)
漏源電壓(Vdss) 20V
電流 - 連續漏極(Id)(25°C 時) 35A(Tc)
驅動電壓(最大 Rds On,最小 Rds On) 4.5V,10V
不同 Id 時的 Vgs(th)(最大值) 2.5V @ 250μA
不同 Vgs 時的柵極電荷 (Qg)(最大值) 42nC @ 10V
不同 Vds 時的輸入電容(Ciss)(最大值) 1570pF @ 10V
Vgs(最大值) ±20V
FET 功能 -
功率耗散(最大值) 5W(Ta),27.7W(Tc)
不同 Id,Vgs 時的 Rds On(最大值) 4.5 毫歐 @ 20A,10V
工作溫度 -55°C ~ 150°C(TJ)
安裝類型 表面貼裝
供應商器件封裝 PowerPAK? SO-8
封裝/外殼 PowerPAK? SO-8
公司:瀚佳科技(深圳)有限公司
聯系人:李先生李小姐(只售原裝現貨)
手機:15323480719
電話:0755-23140719
QQ3441530696/3449124707
地址:深圳市福田區振華路中航苑鼎城大廈1607室
廣東高云半導體科技股份有限公司(以下簡稱“高云半導體”)今天宣布推出同時
支持非易失小蜜蜂®家族GW1N系列以及中密度晨熙®家族GW2A系列FPGA芯
片的通用LVDS變速箱接口IP核(Gowin Generic LVDS Gearbox IP),包括相關
軟核、參考設計及開發板等完整解決方案。
高云通用LVDS變速箱接口IP實現了內部邏輯和外部接口之間時鐘頻率和數據位
寬的切換,并保證數據吞吐量守恒,同時支持發送功能和接收功能,高云所有
FPGA芯片收發變速箱切換比例都支持1:1、1:2、1:4、1:7、1:8和1:
10。此外GW1N-6/9器件還支持1:16切換比例。針對隨路時鐘和隨路數據相
位關系的不同需求,高云通用LVDS變速箱接口解決同時支持邊沿對齊方式和中
間對齊方式。
高云FPGA芯片提供專用的單元模塊用于構建高速LVDS接口,可根據客戶特定
的帶寬、對齊方式、收發功能以及切換比例需求,整合單元模塊并協同工作實
現相應的功能。
l 高速低偏斜時鐘HCLK用于支持I/O完成高性能數據傳輸;
l GCLK是內部系統時鐘,內部系統時鐘必須使用全局時鐘網絡;
l 高速時鐘分頻模塊,生成和輸入時鐘HCLK相位一致的分頻時鐘GCLK;
l 鎖相環模塊實現時鐘的倍頻、分頻和相移;
l 串行轉并行接收側模塊實現變速箱功能;
l 并行轉串行發送側模塊實現變速箱功能;
l 每個I/O都包含延遲模塊,總共提供的延遲大約為128步x25ps=3200ps。
“高云通用LVDS變速箱接口IP充分利用了高云FPGA芯片內嵌的各種專用單元模
塊,使得高云FPGA器件LVDS I/O接口速度達到800Mbps到1.2Gbps性能要求。
”高云產品應用經理徐才先生解釋說,“TCON市場應用,通過FPGA控制液晶屏
的時序動作,將輸入視頻信號如LVDS信號,轉換成數據驅動電路所用的形式如
Mini-LVDS或者RSDS信號,傳遞到數據驅動電路,控制數據驅動電路適時開啟,
高云FPGA芯片在LVDS差分引腳數以及LVDS接口性能方面恰與TCON市場需求
相契合。”
“視頻采集和顯示技術的發展十分迅速,基于高速LVDS接口技術的各種視頻接口,
如,Mini-LVDS、 MIPI CSI-2/DSI等,現已廣泛應用于手機、平板電腦、VR、無
人機、車載娛樂系統、人機界面(HMI)等應用領域,用戶系統中對視頻接口的橋接
和圖像處理的需求也變得越來越多。” 高云半導體市場副總裁兼中國區銷售總監
黃俊先生表示,“高云半導體推出了通用LVDS變速箱接口解決方案,結合高云半
導體FPGA芯片的非易失性、小薄封裝、內嵌大容量SDRAM等優勢,可為消費類、
汽車電子及工業顯示市場的用戶提供視頻接口橋接和圖像處理的解決方案,幫助用
戶加速產品的上市。”
IP主要特征
IP工作頻率
l LVDS I/O數據速率目前為1.2Gbps;內部fabric時鐘速率GW1N系列為120MHz,
GW2A系列為200MHz。
TCON系統架構以及IP調用
視頻圖像數據通過LVDS 7:1接收模塊轉換為并行的視頻信號,并通過圖像處理模塊
轉換成液晶屏所需的圖像格式,再利用mini-LVDS 4:1發送模塊將轉換成mini-LVDS
信號傳送至液晶屏。
高云通用LVDS變速箱接口IP,參考設計及開發板支持GW1N-4K FQPF144封裝FPA
芯片對接通用LVDS接收信號以及mini-LVDS發送信號,后續升級版會支持GW2A系
列FPGA芯片,進一步提升LVDS I/O接口性能。