DRA829J,DRA829JMTGBALFR,雙 Arm Cortex-A72、四核 Cortex-R5F、多核 DSP、8 端口以太網交換機和 4 端口 PCIe 交換機.
ARM CPU 2 ARM Cortex-A72
臂兆赫茲(最大) 2000
協處理器 4 個 Arm Cortex-R5F,1 個雙 Arm Cortex-R5 的 MCU 島
中央處理器 64 位
圖形加速 1 3D
顯示類型 2 DPI、1 DSI、1 EDP
協議 以太網
以太網 MAC 8 端口 2.5Gb 交換機
PCIe 4 PCIe 第 3 代
硬件加速器 1 個深度學習加速器,1 個視頻編碼/解碼加速器
特征 聯網
安全 調試安全、安全啟動、安全存儲和編程、密碼學、可信執行環境、軟件 IP 保護、設備身份、隔離防火墻
評分 目錄
工作溫度范圍(℃) -40 到 105
FCBGA (ALF) 827 576 平方毫米 24 x 24
處理器內核:
雙 64 位 Arm Cortex-A72 微處理器子系統,頻率高達 2.0 GHz
每個雙核 Arm Cortex-A72 集群 1MB 共享二級緩存
每個 Cortex-A72 內核 32KB L1 DCache 和 48KB L1 ICache
六個 Arm Cortex-R5F MCU,頻率高達 1.0 GHz
16K I-Cache、16K D-Cache、64K L2 TCM
隔離 MCU 子系統中的兩個 Arm Cortex-R5F MCU
通用計算分區中的四個 Arm Cortex-R5F MCU
深度學習矩陣乘法加速器 (MMA),在 1.0 GHz 時高達 8 TOPS (8b)
C7x 浮點矢量 DSP,高達 1.0 GHz,80 GFLOPS,256 GOPS
兩個 C66x 浮點 DSP,最高 1.35 GHz,40 GFLOPS,160 GOPS
3D GPU PowerVR Rogue 8XE GE8430,高達 750 MHz,96 GFLOPS,6 Gpixc
內存子系統:
高達 8MB 的片上 L3 RAM,具有 ECC 和一致性
ECC 錯誤保護
共享一致緩存
支持內部 DMA 引擎
帶 ECC 的外部存儲器接口 (EMIF) 模塊
支持 LPDDR4 內存類型
支持速度高達 4266 MT/s
具有高達 14.9GB/s 的內聯 ECC 的 32 位數據總線
通用內存控制器 (GPMC)
主域中的 512KB 片上 SRAM,受 ECC 保護
顯示子系統:
一個支持多顯示器 (MST) 的 eDP/DP 接口
HDCP1.4/HDCP2.2高帶寬數字內容保護
1 個 DSI TX(高達 2.5K)
最多兩個 DPI
視頻加速:
超高清視頻,一個(3840 × 2160p,60 fps)或兩個(3840 × 2160p,30 fps)H.264/H.265 解碼
全高清視頻,四個(1920 × 1080p,60 fps)或八個(1920 × 1080p,30 fps)H.264/H.265 解碼
全高清視頻,一個(1920 × 1080p,60 fps)或最多三個(1920 × 1080p,30 fps)H.264 編碼
功能安全:
功能安全合規目標(在選定的部件號上)
專為功能安全應用而開發
可用于幫助 ISO 26262 功能安全系統設計達到 ASIL-D/SIL-3 目標的文檔
系統能力達到 ASIL-D/SIL-3 目標
針對 MCU 域的硬件完整性高達 ASIL-D/SIL-3
針對主域的硬件完整性高達 ASIL-B/SIL-2
安全相關認證
計劃通過 ISO 26262
AEC-Q100 符合 Q1 結束的零件編號變體
設備安全性(在選定的部件號上):
具有安全運行時支持的安全啟動
客戶可編程根密鑰,最高 RSA-4K 或 ECC-512
嵌入式硬件安全模塊
加密硬件加速器——帶有 ECC、AES、SHA、RNG、DES 和 3DES 的 PKA
高速串行接口:
兩個 CSI2.0 4L RX 加一個 CSI2.0 4L TX
支持集成以太網交換機(共8個外部端口)
多達 8 個 2.5Gb SGMII
多達 8 個 RMII (10/100) 或 RGMII (10/100/1000)
最多兩個 QSGMII
多達四個 PCI-Express (PCIe) Gen3 控制器
Gen1 (2.5GT/s)、Gen2 (5.0GT/s) 和 Gen3 (8.0GT/s) 操作與自動協商
每個控制器最多兩個通道
兩個 USB 3.0 雙重角色設備 (DRD) 子系統
兩個增強型 SuperSpeed Gen1 端口
每個端口都支持Type-C交換
每個端口可獨立配置為 USB 主機、USB 外圍設備或 USB DRD
汽車接口:
16 個模塊化控制器局域網 (MCAN) 模塊,具有完整的 CAN-FD 支持
音頻接口:
十二個多通道音頻串行端口 (MCASP) 模塊
閃存接口:
嵌入式多媒體卡接口 (eMMC 5.1)
具有兩個通道的通用閃存 (UFS 2.1) 接口
兩個安全數字 3.0/安全數字輸入輸出 3.0 接口 (SD3.0/SDIO3.0)
兩個同時閃存接口配置為
1 個 OSPI 和 1 個 QSPI 閃存接口
或一個 HyperBus 和一個 QSPI 閃存接口
片上系統 (SoC) 架構:
16 納米 FinFET 技術
24 mm × 24 mm、0.8-mm 間距、827 引腳 FCBGA (ALF),支持 IPC 3 類 PCB 布線
TPS6594-Q1 配套電源管理 IC (PMIC):
功能安全支持高達 ASIL-D
靈活的映射以支持不同的用例
Jacinto 7 DRA829 處理器基于 Arm v8 64 位架構,提供先進的系統集成,以降低汽車和工業應用的系統成本。集成診斷和功能安全功能針對 ASIL-B/C 或 SIL-2 認證/要求。集成微控制器 (MCU) 島無需外部系統 MCU。該設備具有千兆以太網交換機和 PCIe 集線器,可實現需要大量數據帶寬的網絡用例。多達 4 個 Arm Cortex-R5F 子系統管理低級別的時序關鍵處理任務,使 Arm Cortex-A72 不受應用程序的阻礙。Arm Cortex-A72 的雙核集群配置可促進多操作系統應用,而對軟件管理程序的需求最少。