MT47H64M16NF-25E:M
MT47H128M8SH-25E IT:M
MT47H32M16NF-25E IT:H
MT47H64M16NF-25E IT:M
DDR2 SDRAM
MT47H256M4 – 32 Meg x 4 x 8 banks
MT47H128M8 – 16 Meg x 8 x 8 banks
MT47H64M16 – 8 Meg x 16 x 8 banks
功能描述
DDR2 SDRAM采用雙數據速率架構,實現高速運算。雙倍數據速率架構本質上是一個4n預取架構
接口設計為在I/O球上每個時鐘周期傳輸兩個數據字。一個單一的
DDR2 SDRAM的讀寫訪問有效地由一個4n位寬、一個時鐘周期的內部DRAM核心數據傳輸和四個相應的n位寬數據傳輸組成。
在I/O球上進行一個半時鐘周期的數據傳輸。
雙向數據頻閃(DQS, DQS#)與數據一起對外傳輸
用于接收端的數據捕獲。DQS是由DDR2 SDRAM傳輸的頻閃信號
在讀取期間和在寫入期間由內存控制器。DQS邊緣對齊
用于讀的數據和用于寫的數據居中對齊。x16產品有兩個數據
閃光燈,oneforthelowerbyte (LDQS LDQS #) andonefortheupperbyte (UDQS, UDQS #)。
DDR2 SDRAM工作于差分時鐘(CK和ck#);CK交叉
走高和ck#走低將被稱為CK的正邊。Com指令(地址和控制信號)在CK的每個正邊注冊。輸入
數據在DQS的兩邊注冊,輸出數據引用到的兩邊
DQS和CK的兩邊。