VHDL語言簡介
發布時間:2015/8/26 20:14:35 訪問次數:398
VHDL(VHSIC Hardware Description Language)是在20世紀七八寸一年代由美國國防部資助的VHSIC項目開發的產品。在這個語言首次開發出來時,D-128-0028其目標僅是一個使電路文本化的一種標準,使人們采用文本方式描述的設計能夠被其他人所理解。VHDL于1987年由IEEE 1076標準所確認,1993年IEEE 1076標準被升級、更新,新的VHDL標準為IEEE1164,1996年IEEE 1076.3成為VHDL綜合標準。現在,VHDL已成為一個數字電路和系統的描述、建模、綜合的工業標準,在電子產業界,無論是ASIC設計人員,還是系統級設計人員,都需要學習VHDL來提高他們的工作效率。利用VHDL及自頂向下設計方法在大型數寧系統設計中被廣泛采用,在設計中可采用較抽象的語言來描述系統結構,然后細化成各模塊,最后借助編譯器將VHDL描述綜合為門級。
VHDL(VHSIC Hardware Description Language)是在20世紀七八寸一年代由美國國防部資助的VHSIC項目開發的產品。在這個語言首次開發出來時,D-128-0028其目標僅是一個使電路文本化的一種標準,使人們采用文本方式描述的設計能夠被其他人所理解。VHDL于1987年由IEEE 1076標準所確認,1993年IEEE 1076標準被升級、更新,新的VHDL標準為IEEE1164,1996年IEEE 1076.3成為VHDL綜合標準。現在,VHDL已成為一個數字電路和系統的描述、建模、綜合的工業標準,在電子產業界,無論是ASIC設計人員,還是系統級設計人員,都需要學習VHDL來提高他們的工作效率。利用VHDL及自頂向下設計方法在大型數寧系統設計中被廣泛采用,在設計中可采用較抽象的語言來描述系統結構,然后細化成各模塊,最后借助編譯器將VHDL描述綜合為門級。