直接數字頻率合成器設計
發布時間:2015/9/6 21:02:34 訪問次數:604
一、實驗目的
1.學習使用FPGA實現直接RRD16C3.3K04數字頻率合成器。
2.掌握直接數字頻率合成器的工作原理。
3.學習D/A轉換器的工作原理。
4.學習利用可編程邏輯器件進行電子系統設計的方法。
二、實驗要求
1.設計一個頻率及相位均可控制的具有正弦和余弦輸出的直接數字頻率合成器。該電路基于Quartus II軟件或其他EDA軟件完成設計。
2.完成頂層電路原理圖的設計,對LPM ROM宏功能模塊進行配置與使用,編寫相應功能模塊的HDL設計程序。
3.對該電路系統采用層次化的方法進行設計,要求設計層次清晰、合理。
4.根據EDA實驗開發系統上的CPLD/FPGA芯片進行適配,生成配置文件或JEDEC文件。
5.將配置文件或JEDEC文件下載到EDA實驗開發系統。
6.將D/A轉換芯片的輸出接至示波器上,觀察輸出信號的波形。
7.改變頻率控割字、相位控制字,觀察波形變化。
8.計算信號的輸出頻率,記錄示波器上的信號測試頻率,比較兩者間誤差
一、實驗目的
1.學習使用FPGA實現直接RRD16C3.3K04數字頻率合成器。
2.掌握直接數字頻率合成器的工作原理。
3.學習D/A轉換器的工作原理。
4.學習利用可編程邏輯器件進行電子系統設計的方法。
二、實驗要求
1.設計一個頻率及相位均可控制的具有正弦和余弦輸出的直接數字頻率合成器。該電路基于Quartus II軟件或其他EDA軟件完成設計。
2.完成頂層電路原理圖的設計,對LPM ROM宏功能模塊進行配置與使用,編寫相應功能模塊的HDL設計程序。
3.對該電路系統采用層次化的方法進行設計,要求設計層次清晰、合理。
4.根據EDA實驗開發系統上的CPLD/FPGA芯片進行適配,生成配置文件或JEDEC文件。
5.將配置文件或JEDEC文件下載到EDA實驗開發系統。
6.將D/A轉換芯片的輸出接至示波器上,觀察輸出信號的波形。
7.改變頻率控割字、相位控制字,觀察波形變化。
8.計算信號的輸出頻率,記錄示波器上的信號測試頻率,比較兩者間誤差
上一篇:具有開機自動清零功能
上一篇:直接數字頻率合成器