來源:《電子產品世界》
pll1700是一款價廉、多時鐘產生器鎖相環(pll)。它可從27mhz基準輸入頻率產生4個系統時鐘。它通過不用外部元件使用戶既能降低成本又節省空間,并可實現高性能無線電數/模變換器和模/數變換器所需的特低抖動性能。pll
1700對于mpeg-2應用來講是理想的器件。mpeg-2(moving
pictures experts group)系統需要幾個時鐘來控制環繞聲ac-3譯碼器、數字信號處理器和數/模變換器。它接受27mhz
mpeg-2視頻時鐘來實現音頻/視頻同步器并且為系統的其余部分提供所有的音頻時鐘。它所你生的4個音頻系統時鐘是:sck01為33.8688mhz(固定),scko2為256fs,sck03為384fs,sck04為768fs(其中fs是取樣頻率,fs值為32khz、44.1khz、48khz、88.2khz、96khz)。
表1 可選擇的功能
功能
硬件模式(mode=h)
軟件模式(mode=l)
取樣頻率選擇
(32khz,44.1khz,48khz)
是
是
取樣率選擇(標準/倍頻)
是
是
每個時鐘使能/斷開
不是
是
表2
fsi(引腳20)
fso(引腳19)
取樣頻率
l
l
48khz
l
h
44.1khz
h
l
32khz
h
h
備用
表3
sro(引腳1)
取樣率選擇
l
標準
h
倍頻
圖1示出pll 1700典型的連接電路,其功能由軟件或硬件功能確定。當mode(引腳2)為低態時用3線接口ml(引腳1)、mc(引腳20)、md(引腳19)實現軟件模式(串行模式)控制。當mode為高態時用sro)引腳1)、rsi(引腳20)、fso(引腳19)進行硬件模式(并行模式)控制。可選擇的功能示于表1。
表4 寄存器位圖
d15
d14
d13
d12
d11
d10
d9
d8
d7
d6
d5
d4
d3
d2
d1
d0
0
1
1
1
0
來源:《電子產品世界》
pll1700是一款價廉、多時鐘產生器鎖相環(pll)。它可從27mhz基準輸入頻率產生4個系統時鐘。它通過不用外部元件使用戶既能降低成本又節省空間,并可實現高性能無線電數/模變換器和模/數變換器所需的特低抖動性能。pll
1700對于mpeg-2應用來講是理想的器件。mpeg-2(moving
pictures experts group)系統需要幾個時鐘來控制環繞聲ac-3譯碼器、數字信號處理器和數/模變換器。它接受27mhz
mpeg-2視頻時鐘來實現音頻/視頻同步器并且為系統的其余部分提供所有的音頻時鐘。它所你生的4個音頻系統時鐘是:sck01為33.8688mhz(固定),scko2為256fs,sck03為384fs,sck04為768fs(其中fs是取樣頻率,fs值為32khz、44.1khz、48khz、88.2khz、96khz)。
表1 可選擇的功能
功能
硬件模式(mode=h)
軟件模式(mode=l)
取樣頻率選擇
(32khz,44.1khz,48khz)
是
是
取樣率選擇(標準/倍頻)
是
是
每個時鐘使能/斷開
不是
是
表2
fsi(引腳20)
fso(引腳19)
取樣頻率
l
l
48khz
l
h
44.1khz
h
l
32khz
h
h
備用
表3
sro(引腳1)
取樣率選擇
l
標準
h
倍頻
圖1示出pll 1700典型的連接電路,其功能由軟件或硬件功能確定。當mode(引腳2)為低態時用3線接口ml(引腳1)、mc(引腳20)、md(引腳19)實現軟件模式(串行模式)控制。當mode為高態時用sro)引腳1)、rsi(引腳20)、fso(引腳19)進行硬件模式(并行模式)控制。可選擇的功能示于表1。
表4 寄存器位圖
d15
d14
d13
d12
d11
d10
d9
d8
d7
d6
d5
d4
d3
d2
d1
d0
0
1
1
1
0
熱門點擊
推薦技術資料
枣阳市|
兰西县|
大理市|
桂阳县|
确山县|
冀州市|
蛟河市|
噶尔县|
丹巴县|
苍南县|
九寨沟县|
溧阳市|
鄂托克旗|
定西市|
永新县|
黔江区|
五家渠市|
宁津县|
绥阳县|
容城县|
资溪县|
工布江达县|
尼木县|
开江县|
庄浪县|
皋兰县|
朝阳市|
搜索|
叶城县|
罗平县|
渝北区|
莱西市|
慈溪市|
横山县|
毕节市|
武义县|
肃宁县|
常宁市|
胶州市|
楚雄市|
西乌|