對輸人端的處理
發布時間:2016/12/22 20:55:21 訪問次數:360
對輸人端的處理。在使用CMOS電路器件時,對輸人端⊥般要求如下:
①應保證輸人信號幅值不超過CMOs電路的電源電壓,即滿足 N005-30般;
②輸人脈沖信號的上升和下降時間一般應小于微秒級,否則電路工作不穩定或損壞器件;
③所有不用的輸入端不能懸空,應根據實際要求接人適當的電壓(V∝或0V),由于CMOS集成電路輸人阻抗極高,一旦輸人端懸空,極易受外界噪聲影響,從而破壞電路的正常邏輯關系,也可能感應靜電,造成柵極被擊穿。
對輸出端的處理。
①CMOS電路的輸出端不能直接連到一起,否則導通的P溝道MOS場效應管和導通的N溝道MOS場效應管形成低阻通路,造成電源短路。
②在CM(B邏輯系統設計中,應盡量減少電容負載。電容負載會降低CMOS集成電路的工作速度和增加功耗。
③CMOS電路在特定條件下可以并聯使用。當同一芯片上2個以上同樣器件并聯使用(如各種門電路)時,可增大輸出灌電流和拉電流負載能力,同樣也提高了電路的速度。但器件的輸出端并聯,輸入端也必須并聯。
④從CM(E器件的輸出驅動電流大小來看,CMOS電路的驅動能力比TTI冫電路要差很多,一般CMOs器件的輸出只能驅動一個LS系列的TTI'負載。但驅動CMOS負載,CMOS的扇出系數比TTI'電路大得多(CMOS的扇出系數≥500),CMOS電路驅動其他負載,一般要外加一級驅動器接口電路。
對輸人端的處理。在使用CMOS電路器件時,對輸人端⊥般要求如下:
①應保證輸人信號幅值不超過CMOs電路的電源電壓,即滿足 N005-30般;
②輸人脈沖信號的上升和下降時間一般應小于微秒級,否則電路工作不穩定或損壞器件;
③所有不用的輸入端不能懸空,應根據實際要求接人適當的電壓(V∝或0V),由于CMOS集成電路輸人阻抗極高,一旦輸人端懸空,極易受外界噪聲影響,從而破壞電路的正常邏輯關系,也可能感應靜電,造成柵極被擊穿。
對輸出端的處理。
①CMOS電路的輸出端不能直接連到一起,否則導通的P溝道MOS場效應管和導通的N溝道MOS場效應管形成低阻通路,造成電源短路。
②在CM(B邏輯系統設計中,應盡量減少電容負載。電容負載會降低CMOS集成電路的工作速度和增加功耗。
③CMOS電路在特定條件下可以并聯使用。當同一芯片上2個以上同樣器件并聯使用(如各種門電路)時,可增大輸出灌電流和拉電流負載能力,同樣也提高了電路的速度。但器件的輸出端并聯,輸入端也必須并聯。
④從CM(E器件的輸出驅動電流大小來看,CMOS電路的驅動能力比TTI冫電路要差很多,一般CMOs器件的輸出只能驅動一個LS系列的TTI'負載。但驅動CMOS負載,CMOS的扇出系數比TTI'電路大得多(CMOS的扇出系數≥500),CMOS電路驅動其他負載,一般要外加一級驅動器接口電路。
上一篇:NI Multisim13簡介
熱門點擊
- 最大不失真輸出電壓UOPP的測量
- 改變74LS163二進制計數器為十進制計數器
- 測量共模電壓放大倍數
- 要了解交流電壓頻率是否在萬用表工作頻率范圍內
- 熟悉數字電路實驗箱的結構、基本功能和使用方法
- 數據選擇器實現邏輯函數
- 三端式集成穩壓器的輸出電壓是固定的
- 電路參數對靜態工作點的影響
- 雙蹤示波器的顯示原理
- 散熱器采用風冷方式的風速
推薦技術資料
- 業余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]