應將高速元器件放在板的中心位置
發布時間:2017/10/16 20:56:15 訪問次數:283
在插卡式PCB布置高速、中速和低速邏輯電路時,若所有的信號均要通過插槽與總線連接,RCLAMP0504PATCT應按照的方式排列元器件。高速元器件(快邏輯、時鐘振蕩器等)應安放在緊靠邊緣連接器范圍內,而低速邏輯和存儲器應安放在遠離連接器范圍內,這樣可使得高速走線保持最短,并對減小共阻抗耦合、輻射和騷擾都是有利的。
對單板型PCB布置高速、中速和低速邏輯電路時,應將高速元器件放在板的中心位置,圍繞高速元器件布置中速元器件,最外圍布置低速元器件,這樣可使得高速走線保持最短。
PCB導線的阻抗不連續性
高速PCB中的高速信號線及地線的走線阻抗不連續處會產生高速信號的反射和駐波,使得信號傳輸劣化,可采取以下措施避免其阻抗不連續性。
(1)PCB走線寬度不要突變,以防止因此產生走線阻抗突變。
(2)PCB走線不要突然拐角,否則會使拐角處的磁偶力矩增加和拐點處的傳輸阻抗不連續。
在插卡式PCB布置高速、中速和低速邏輯電路時,若所有的信號均要通過插槽與總線連接,RCLAMP0504PATCT應按照的方式排列元器件。高速元器件(快邏輯、時鐘振蕩器等)應安放在緊靠邊緣連接器范圍內,而低速邏輯和存儲器應安放在遠離連接器范圍內,這樣可使得高速走線保持最短,并對減小共阻抗耦合、輻射和騷擾都是有利的。
對單板型PCB布置高速、中速和低速邏輯電路時,應將高速元器件放在板的中心位置,圍繞高速元器件布置中速元器件,最外圍布置低速元器件,這樣可使得高速走線保持最短。
PCB導線的阻抗不連續性
高速PCB中的高速信號線及地線的走線阻抗不連續處會產生高速信號的反射和駐波,使得信號傳輸劣化,可采取以下措施避免其阻抗不連續性。
(1)PCB走線寬度不要突變,以防止因此產生走線阻抗突變。
(2)PCB走線不要突然拐角,否則會使拐角處的磁偶力矩增加和拐點處的傳輸阻抗不連續。