電路板設計者必須在主要的電磁干擾信號輸出處設置濾波器
發布時間:2019/2/9 14:23:03 訪問次數:656
電路板設計者必須在主要的電磁干擾信號輸出處設置濾波器,但是那些信號需要濾波卻往往難以確定。一個時鐘源驅動一個或兩個主集成電路時,OG-542925在時鐘信號上設置濾波器可能是一個有效的解決方案。
低通濾波器只能降低很少的主時鐘頻率和前兩個或三個諧波的電磁干擾。
濾波器為輸出驅動器附加阻性和容性負載,從而增加了能量消耗。通過信號直流電平除以輸出端等效電阻可以估算出阻性電流。
RC濾波器占用了電路板的空間,使成本增加。當多路信號走線均使用單獨的濾波器時,更是如此。
通過控制上升/下降時閭抑制電磁干擾
增加單端時鐘和信號的上升/下降時間是減少諧波電磁干擾的有效途徑。時鐘諧波的振幅作為上升/下降時間的函數(假設上升和下降時間一致)。因此,在不犧牲電壓擺幅情況下,與RC濾波器相比,增加上升/下降時間可以減少更多的諧波電磁干擾。
如時鐘、數據、地址和控制信號等,幾乎任何電子信號的快速變化都會產生電 磁騷擾。隨著人們對電子電器設備的性能需求越來越高,時鐘速度也在不斷提高。 為了滿足越來越嚴格的建立時間(建立時間是指時鐘信號上升之前,數據脈沖必 須穩定建立的時間)和保持時間(保持時間是指時鐘建立之后數據脈沖必須維持 穩定的時間)需求,信號的跳變變得越來越快。大多數單端驅動程序如LⅤC0MS由推挽式電路組成。在此類電路中,驅動程序的最大驅動力及有效負載電容限定了上升/下降時間。因此,兩種方法可以提高上升/下降時間:
(1)增加負載電容。此方法的缺點是增加了電流消耗。
(2)降低輸出電流驅動。此方法不增加電流消耗,但對可編程的時鐘器件的輸出驅動強度有要求。一些時鐘器件和大型IC的輸出緩沖器允許調整驅動強度。電子產品的時鐘頻率和信號速度的增加使電磁干擾問題更加嚴重,而擴展頻譜 的方法對信號進行調制,將信號能量擴展到一個較寬的頻率范圍內,能有效抑制系 統的電磁干擾。
這種減少電磁干擾方法的主要有以下缺點:
(1)只減少了時鐘諧波的電磁干擾:
(2)可能無法充分地改變高速時鐘和信號的上升/下降時間。
電路板設計者必須在主要的電磁干擾信號輸出處設置濾波器,但是那些信號需要濾波卻往往難以確定。一個時鐘源驅動一個或兩個主集成電路時,OG-542925在時鐘信號上設置濾波器可能是一個有效的解決方案。
低通濾波器只能降低很少的主時鐘頻率和前兩個或三個諧波的電磁干擾。
濾波器為輸出驅動器附加阻性和容性負載,從而增加了能量消耗。通過信號直流電平除以輸出端等效電阻可以估算出阻性電流。
RC濾波器占用了電路板的空間,使成本增加。當多路信號走線均使用單獨的濾波器時,更是如此。
通過控制上升/下降時閭抑制電磁干擾
增加單端時鐘和信號的上升/下降時間是減少諧波電磁干擾的有效途徑。時鐘諧波的振幅作為上升/下降時間的函數(假設上升和下降時間一致)。因此,在不犧牲電壓擺幅情況下,與RC濾波器相比,增加上升/下降時間可以減少更多的諧波電磁干擾。
如時鐘、數據、地址和控制信號等,幾乎任何電子信號的快速變化都會產生電 磁騷擾。隨著人們對電子電器設備的性能需求越來越高,時鐘速度也在不斷提高。 為了滿足越來越嚴格的建立時間(建立時間是指時鐘信號上升之前,數據脈沖必 須穩定建立的時間)和保持時間(保持時間是指時鐘建立之后數據脈沖必須維持 穩定的時間)需求,信號的跳變變得越來越快。大多數單端驅動程序如LⅤC0MS由推挽式電路組成。在此類電路中,驅動程序的最大驅動力及有效負載電容限定了上升/下降時間。因此,兩種方法可以提高上升/下降時間:
(1)增加負載電容。此方法的缺點是增加了電流消耗。
(2)降低輸出電流驅動。此方法不增加電流消耗,但對可編程的時鐘器件的輸出驅動強度有要求。一些時鐘器件和大型IC的輸出緩沖器允許調整驅動強度。電子產品的時鐘頻率和信號速度的增加使電磁干擾問題更加嚴重,而擴展頻譜 的方法對信號進行調制,將信號能量擴展到一個較寬的頻率范圍內,能有效抑制系 統的電磁干擾。
這種減少電磁干擾方法的主要有以下缺點:
(1)只減少了時鐘諧波的電磁干擾:
(2)可能無法充分地改變高速時鐘和信號的上升/下降時間。