AN983AL觸發器的功能表
發布時間:2019/10/14 19:12:32 訪問次數:2039
AN983AL雙D觸發器74HC/HC”4芯片中有圖5.3.3所示的兩個相互獨立的D觸發器,其邏輯符號如圖5.3.4所示。圖中方框內側的>符號表示觸發器對CP信號的脈沖邊沿敏感。C1和C2分別與1D和2D關聯,控制著這兩個輸入信號。表5.3.1所示是74HC/HCT74中觸發器的功能表。表的左半部分是SD、RD與輸出信其中,當sD和RD均為低電平時,與前述基本sR鎖存器一樣,輸出0和刁均為高電平,若sD、RD同時恢復高電平,則不能確定觸發器此后的狀態,因20而RD SD=0仍為約束條件。表5.3.1的右半部分是在SD、RD處于非有效電平時的動態功能表。脈沖上升沿為時間基準,用符號“↑”表示,D為此刻之前瞬間的電平,On+1和Q河+1分別為CP脈沖 圖5.3.4 74HC/HC”4的上升沿到達后Q和刁端的狀態。
74HC/HCT74的功能表,按D端邏輯構的D觸由3個用構成器組成,其構成的兩
sR鎖存置1維持線鎖存CP號CP,它們的輸出Q2和o3作為s、R信號控制著由G5、G6構成的第個基本sR鎖存器的狀態,即整個觸發器的狀態。下面分析其工作原理。
維持阻塞D觸發器的邏輯電路,觸發器的電路結構和工作原——CP脈沖上升沿到來之前瞬間的電平。
工輯電路由3個用構的D觸成存G4鎖器組成 ,其G1、SR鎖構成輸人數據 D和 時鐘信號 CP,它們的CP輸出O2和O3作為S、 R信號控制,由G5、G6構成的第三個基本sR鎖D存器的狀態 ,即整個觸發器的狀態。下面分析其工作原理。維持 阻塞D觸發器的邏輯電路.
AN983AL雙D觸發器74HC/HC”4芯片中有圖5.3.3所示的兩個相互獨立的D觸發器,其邏輯符號如圖5.3.4所示。圖中方框內側的>符號表示觸發器對CP信號的脈沖邊沿敏感。C1和C2分別與1D和2D關聯,控制著這兩個輸入信號。表5.3.1所示是74HC/HCT74中觸發器的功能表。表的左半部分是SD、RD與輸出信其中,當sD和RD均為低電平時,與前述基本sR鎖存器一樣,輸出0和刁均為高電平,若sD、RD同時恢復高電平,則不能確定觸發器此后的狀態,因20而RD SD=0仍為約束條件。表5.3.1的右半部分是在SD、RD處于非有效電平時的動態功能表。脈沖上升沿為時間基準,用符號“↑”表示,D為此刻之前瞬間的電平,On+1和Q河+1分別為CP脈沖 圖5.3.4 74HC/HC”4的上升沿到達后Q和刁端的狀態。
74HC/HCT74的功能表,按D端邏輯構的D觸由3個用構成器組成,其構成的兩
sR鎖存置1維持線鎖存CP號CP,它們的輸出Q2和o3作為s、R信號控制著由G5、G6構成的第個基本sR鎖存器的狀態,即整個觸發器的狀態。下面分析其工作原理。
維持阻塞D觸發器的邏輯電路,觸發器的電路結構和工作原——CP脈沖上升沿到來之前瞬間的電平。
工輯電路由3個用構的D觸成存G4鎖器組成 ,其G1、SR鎖構成輸人數據 D和 時鐘信號 CP,它們的CP輸出O2和O3作為S、 R信號控制,由G5、G6構成的第三個基本sR鎖D存器的狀態 ,即整個觸發器的狀態。下面分析其工作原理。維持 阻塞D觸發器的邏輯電路.
熱門點擊
- BS250優先編碼器74HC147
- 施密特觸發器用在去抖電路中的工作原理
- 程序存儲器和數據存儲器具有各自的總線
- 環網柜DTU與開閉所DTU的比較
- 光纖通信的優點
- 行列碼校驗又稱為方陣碼校驗或者水平垂直奇偶校
- 重合器(Recbser)是用于配電網自動化的
- 74435586800 四變量卡諾圖
- 通信規約的概念
- 站控終端的概念及功能
推薦技術資料
- 業余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]