S202S11 D觸發器的特性方程
發布時間:2019/10/16 12:27:43 訪問次數:2709
QN+1=D (5・3・1)
稱為D觸發器的特性方程。它反映了觸發器在時鐘信號作用后的狀態與此前輸入信號D的關系。
典型集成電路,圖5,3.3是以圖5.3,2中電路為基礎構成的集成CMOS D觸發器的內部邏輯電路。由于實際應用中有時需要對觸發器進行異步(即與圖中CP信號無關)復位、置位,所以電路中引入了直接置0端RD和直接置1端sD,這兩個信號經非門緩沖后,送入主鎖存器和從鎖存器。從圖中看出,當TG1、TG4斷開而TG,、TG3導通,即CP=1時,或非門G1和G2構成圖5.2,1(a)所示的基本sR鎖存器,可以把直接置0或置1信號鎖存到Q′和Q′端,進而傳送到O和口端。當TG3斷開,TG4導通,即CP=0時,或非門G3和G4構成基本sR鎖存器,同樣可把直接置0或置1信號鎖存到Q和口端。由圖可見,電路中所有輸出端都設置了輸出緩沖電路,所有輸人端也都設置了輸人緩沖電路,這是新型CMOs集成電路的特點之一,它提高了電路工作的穩定性。為了避免CP脈沖上升沿或下降沿在跨越閾值電平時的噪聲引發觸發器的誤觸發,電路在CP輸入端特別設置了施密特反相器以提高抗干擾能力(施密特電路的抗干擾原理見8.3節)。
QN+1=D (5・3・1)
稱為D觸發器的特性方程。它反映了觸發器在時鐘信號作用后的狀態與此前輸入信號D的關系。
典型集成電路,圖5,3.3是以圖5.3,2中電路為基礎構成的集成CMOS D觸發器的內部邏輯電路。由于實際應用中有時需要對觸發器進行異步(即與圖中CP信號無關)復位、置位,所以電路中引入了直接置0端RD和直接置1端sD,這兩個信號經非門緩沖后,送入主鎖存器和從鎖存器。從圖中看出,當TG1、TG4斷開而TG,、TG3導通,即CP=1時,或非門G1和G2構成圖5.2,1(a)所示的基本sR鎖存器,可以把直接置0或置1信號鎖存到Q′和Q′端,進而傳送到O和口端。當TG3斷開,TG4導通,即CP=0時,或非門G3和G4構成基本sR鎖存器,同樣可把直接置0或置1信號鎖存到Q和口端。由圖可見,電路中所有輸出端都設置了輸出緩沖電路,所有輸人端也都設置了輸人緩沖電路,這是新型CMOs集成電路的特點之一,它提高了電路工作的穩定性。為了避免CP脈沖上升沿或下降沿在跨越閾值電平時的噪聲引發觸發器的誤觸發,電路在CP輸入端特別設置了施密特反相器以提高抗干擾能力(施密特電路的抗干擾原理見8.3節)。
熱門點擊
- BS250優先編碼器74HC147
- 施密特觸發器用在去抖電路中的工作原理
- 程序存儲器和數據存儲器具有各自的總線
- 環網柜DTU與開閉所DTU的比較
- 光纖通信的優點
- 行列碼校驗又稱為方陣碼校驗或者水平垂直奇偶校
- 重合器(Recbser)是用于配電網自動化的
- 74435586800 四變量卡諾圖
- 通信規約的概念
- 站控終端的概念及功能
推薦技術資料
- 業余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]